[發明專利]控制電路、控制電路的控制方法和成像裝置無效
| 申請號: | 201310230756.0 | 申請日: | 2013-06-09 |
| 公開(公告)號: | CN103516991A | 公開(公告)日: | 2014-01-15 |
| 發明(設計)人: | 桑添泰嘉 | 申請(專利權)人: | 索尼公司 |
| 主分類號: | H04N5/235 | 分類號: | H04N5/235 |
| 代理公司: | 中國國際貿易促進委員會專利商標事務所 11038 | 代理人: | 王莉莉 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 控制電路 控制 方法 成像 裝置 | ||
技術領域
本技術涉及一種控制電路、曝光控制方法和成像裝置。具體地講,本技術涉及一種在成像期間控制曝光時間的控制電路、曝光控制方法和成像裝置。
背景技術
在現有技術中,在成像設備中,執行當成像時把曝光時間控制為預先設置的值的過程。在曝光時間的控制中,已提出與垂直同步時鐘信號和水平同步時鐘信號同步地控制曝光時間的開始定時和結束定時的成像設備(例如,參見日本未審專利申請公開No.2009-49870)。這里,垂直同步時鐘信號是用于指示開始掃描圖像的定時的信號,并且可由軟件產生。水平同步時鐘信號是用于指示開始掃描圖像中的每一行的定時的時鐘信號,并且由振蕩電路等產生。
在使用垂直同步時鐘信號和水平同步時鐘信號的情況下,成像設備設置例如曝光開始行和曝光結束行,在某一圖像的曝光開始行中開始曝光,并在下一圖像的曝光結束行中結束曝光。換句話說,成像設備在由垂直同步時鐘信號和水平同步時鐘信號指定的行中控制開始曝光和結束曝光的定時。
發明內容
在上述現有技術的方法中,難以以高準確度控制曝光時間。垂直同步時鐘信號通常具有比水平同步時鐘信號大的容許誤差,并且例如,允許幾十微秒(μs)到100微秒的誤差。在成像設備通過使用軟件在容許的誤差范圍內產生垂直同步時鐘信號的情況下,垂直同步時鐘信號的周期在從幾十微秒(μs)到100微秒的范圍中變化。另外,根據待掃描的像素的數量確定水平同步時鐘信號的周期,因此,難以使該周期小于特定周期。具體地講,水平同步時鐘信號的頻率是例如大約30kHz,并且在這種情況下其周期為大約33μs。由于這個原因,在使用垂直同步時鐘信號和水平同步時鐘信號的控制中,難以以高準確度控制μs單位的非常短的曝光時間。例如,如果將要實現1/16000秒(大約61μs)的曝光時間,則當使用在容許的誤差范圍中產生的垂直同步時鐘信號的周期時,存在這樣的擔心,即周期的變化可能大于曝光時間。另外,即使在水平同步時鐘信號的兩個時鐘周期(66μs)中控制快門,待實現的曝光時間的誤差也變為10%或更大。如上所述,水平同步時鐘信號的周期不能短于特定周期,因此,難以提高準確度。
考慮到這些情況而提出本技術,并且希望以高準確度控制曝光時間。
考慮到前述情況,根據本技術的第一實施例,提供一種控制電路及其方法,該控制電路包括:水平同步時鐘計數單元,對用于指示沿以二維柵格形狀排列的像素組的水平方向開始掃描像素的定時的水平同步時鐘信號的時鐘周期的數量進行計數,以用作水平同步時鐘計數值;高頻時鐘計數單元,對具有比水平同步時鐘信號高的頻率的高頻時鐘信號的時鐘周期的數量進行計數,以用作高頻時鐘計數值;和定時確定單元,在水平同步時鐘計數值和高頻時鐘計數值的基礎上確定開始和結束像素的曝光的定時。由此,可基于水平同步時鐘計數值和高頻時鐘計數值確定開始和結束曝光的定時。
另外,高頻時鐘計數單元可通過使用水平同步時鐘計數值變為第一開始設置值的時間作為開始點來對高頻時鐘信號的時鐘周期的數量進行計數。定時確定單元可包括:開始定時確定部分,設置高頻時鐘計數值變為第二開始設置值的時間作為開始曝光的定時;和結束定時確定部分,在高頻時鐘計數值的基礎上確定結束曝光的定時。由此,可設置使用水平同步時鐘計數值變為第一開始設置值的時間作為開始點計數的高頻時鐘計數值變為第二開始設置值的時間作為開始曝光的定時。
另外,高頻時鐘計數單元可還通過使用水平同步時鐘計數值變為第一結束設置值的時間作為開始點來對高頻時鐘信號的時鐘周期的數量進行計數。結束定時確定部分可設置高頻時鐘計數值變為第二結束設置值的時間作為結束曝光的定時。由此,可設置使用水平同步時鐘計數值變為第一結束設置值的時間作為開始點計數的高頻時鐘計數值變為第二結束設置值的時間作為結束曝光的定時。
另外,當水平同步時鐘計數值變為第一結束設置值時,水平同步時鐘計數單元可把水平同步時鐘計數值設置為初始值。由此,當水平同步時鐘計數值變為第一結束設置值時可把水平同步時鐘計數值設置為初始值。
另外,水平同步時鐘計數單元可與用于指示開始像素組的操作的定時的垂直同步時鐘信號同步地把水平同步時鐘計數值設置為初始值。由此,可與垂直同步時鐘信號同步地把水平同步時鐘計數值設置為初始值。
另外,控制電路可還包括:倍增電路,倍增水平同步時鐘信號的頻率以產生高頻時鐘信號。由此,可產生通過倍增水平同步時鐘信號獲得的信號作為高頻時鐘信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于索尼公司,未經索尼公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310230756.0/2.html,轉載請聲明來源鉆瓜專利網。





