[發明專利]一種核心電路模塊端口的安全布局新方法無效
| 申請號: | 201310154089.2 | 申請日: | 2013-04-16 |
| 公開(公告)號: | CN103337485A | 公開(公告)日: | 2013-10-02 |
| 發明(設計)人: | 劉圣平 | 申請(專利權)人: | 劉圣平 |
| 主分類號: | H01L23/48 | 分類號: | H01L23/48 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 435400 湖北省武穴*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 核心 電路 模塊 端口 安全 布局 新方法 | ||
1.一種核心電路模塊端口的安全布局新方法,其特征在于第1種端口安全布局方法:將核心電路模塊(IC)的信號輸入端口(Vi)與越限鎖控輸出端口(Vc)與基限置位輸入端口(Vz)與電源負極輸入端口(V-)與托底保護輸入端口(Vd)與第①單元護底限控輸出端口(Vo2)與第①單元護底限控輸出端口(Vo1)與電源正極輸入端口(V+)再與信號輸入端口(Vi)相鄰相對順序排列在方形、或圓形、或雙列形、或單列形的核心電路封裝模塊上,而且每個端口都可以排列在核心電路封裝模塊(IC)上1至8號引腳(接口/端口)的任意位置,按相鄰相對順序排列布局方法,可有8樣不同排位形式。
2.一種核心電路模塊端口的安全布局新方法,其特征在于第2種端口安全布局方法:將核心電路模塊(IC)的信號輸入端口(Vi)與越限鎖控輸出端口(Vc)與托底保護輸入端口(Vd)與電源負極輸入端口(V-)與基限置位輸入端口(Vz)與第②單元護底限控輸出端口(Vo2)與第①單元護底限控輸出端口(Vo1)與電源正極輸入端口(V+)再與信號輸入端口(Vi)相鄰相對順序排列在方形、或圓形、或雙列形、或單列形的核心電路封裝模塊上,而且每個端口都可以排列在核心電路封裝模塊(IC)上1至8號引腳(接口/端口)的任意位置,按相鄰相對順序排列布局方法,可有8樣不同排位形式。
3.一種核心電路模塊端口的安全布局新方法,其特征在于第3種端口安全布局方法:將核心電路模塊(IC)的信號輸入端口(Vi)與電源正極輸入端口(V+)與第②單元失底監控輸出端口(Ve2)與第②單元護底限控輸出端口(Vo2)與基限置位輸入端口(Vz)與電源負極輸入端口(V-)與第①單元失底監控輸出端口(Ve1)與第①單元護底限控輸出端口(Vo1)再與信號輸入端口(Vi)相鄰相對順序排列在方形、或圓形、或雙列形、或單列形的核心電路封裝模塊上,而且每個端口都可以排列在核心電路封裝模塊(IC)上1至8號引腳(接口/端口)的任意位置,按相鄰相對順序排列布局方法,可有8樣不同排位形式。
4.一種核心電路模塊端口的安全布局新方法,其特征在于第4種端口安全布局方法:將核心電路模塊(IC)的信號輸入端口(Vi)與第①單元失底監控輸出端口(Ve1)與第②單元失底監控輸出端口(Ve2)與電源負極輸入端口(V-)與基限置位輸入端口(Vz)與第②單元護底限控輸出端口(Vo2)與第①單元護底限控輸出端口(Vo1)與電源正極輸入端口(V+)再與信號輸入端口(Vi)相鄰相對順序排列在方形、或圓形、或雙列形、或單列形的核心電路封裝模塊上,而且每個端口都可以排列在核心電路封裝模塊(IC)上1至8號引腳(接口/端口)的任意位置,按相鄰相對順序排列布局方法,可有8樣不同排位形式。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于劉圣平,未經劉圣平許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310154089.2/1.html,轉載請聲明來源鉆瓜專利網。





