[實用新型]優化接地繞組布局以提高噪聲抑制性能的集成EMI濾波器有效
| 申請號: | 201220708448.5 | 申請日: | 2012-12-18 |
| 公開(公告)號: | CN202996475U | 公開(公告)日: | 2013-06-12 |
| 發明(設計)人: | 黃惠芬;葉茂 | 申請(專利權)人: | 華南理工大學 |
| 主分類號: | H01F17/04 | 分類號: | H01F17/04;H01F27/28;H01F27/32 |
| 代理公司: | 廣州市華學知識產權代理有限公司 44245 | 代理人: | 蔡茂略 |
| 地址: | 510640 廣*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 優化 接地 繞組 布局 提高 噪聲 抑制 性能 集成 emi 濾波器 | ||
技術領域
本實用新型涉及濾波器的技術領域,特別涉及高性能、高集成度,能夠滿足小型、寬帶、集成工藝的設計要求、能應用到電力電子系統中的EMI濾波器。
背景技術
隨著功率半導體器件的工作頻率不斷提高,電力電子設備向著高密度、小型化的方向發展,由其引起的電磁干擾對周邊設備的影響開始倍受關注。
傳統濾波器采用分立元件實現,然而,用分立元件實現的EMI濾波器存在一些問題。首先,由于分立無源器件存在不可避免的寄生參數,比如共模扼流圈的等效并聯電容(Equivalent?Parallel?Capacitance,EPC)以及電容的等效串聯電感(Equivalent?Series?Inductance,ESL),有效的濾波頻段通常只限制在幾兆赫茲的范圍內。其次,由于濾波器布局設計導致的寄生效應將進一步影響高頻段的性能,因此需要豐富的設計經驗。再次,分立元件EMI濾波器包含較多的元件數目,它們需要分別制作因此在功能和結構上是分離的,這就要求較多的材料類型及制作時間。最后,不同的元件有不同的類型、原件值、尺寸和外形,同時需要提供較大的連接線空間,因此空間利用率較低。為了提高高頻特性、減小物理尺寸、降低生產成本并達到結構、功能及制作過程的一體化,提出了平面集成EMI濾波器用于節省加工成本及時間。因此對于集成EMI濾波器的研究具有重要意義。
當EMI濾波器工作在高頻時,寄生參數成為影響濾波性能的重要因素。由于每個支路存在各自的諧振頻率以及元件間的耦合效應,濾波器的高頻性能將變差,表現為濾波器的插入損耗減小,在傳導干擾考慮的150kHz-30MHz范圍內不能正常工作。因此,開展集成EMI濾波器寄生參數的提取,以及消除這些寄生參數,對設計高性能的濾波器,減小電子設備中的傳導干擾具有重要意義。
實用新型內容
本實用新型的目的在于克服現有技術的缺點與不足,提供一種可以有效消除共模電感的等效并聯電容的EMI濾波器。
為了達到上述目的,本實用新型采用以下技術方案:
本實用新型為通過優化接地繞組布局以提高噪聲抑制性能的集成EMI濾波器,包括E型磁芯、第一I型磁芯以及用于增大差模漏電感的第二I型磁芯,還包括兩個相同結構的共模繞組單元,所述共模繞組單元對稱設置在第二I型磁芯的兩側,所述共模繞組單元共分為五層,從上至下依次是上層共模電感導體層,低介電常數絕緣層,下層共模電感導體層,高介電常數電介質層,以及接地導體層。
優選的,所述上層共模電感導體層、下層共模電感導體層、以及接地導體層均采用銅質螺旋繞組形式。
優選的,繞組相鄰兩線圈間距一般最小加工精度為0.5mm,但考慮到面積限制,間距亦不宜過大。
優選的,所述上層共模電感導體層、下層共模電感導體層通過通孔與內部連接。
優選的,所述低介電常數絕緣層為介電常數3.6的kapton薄膜。
優選的,所述低介電常數電介質層的厚度應在考慮空間限制前提下盡量大如0.05mm。
優選的,所述高介電常數電介質層應考慮空間及共模電容大小限制如相對介電常數為84的陶瓷基片。
優選的,所述高介電常數電介質層厚度應考慮空間及共模電容大小限制如為0.15mm。
優選的,每個共模繞組單元的厚度為0.3mm,導體寬度為1.2mm。
優選的,共模繞組單元上下層的導體與磁芯之間用低介電常數介質kapton填充。
本實用新型相對于現有技術具有如下的優點及效果:
1、本實用新型在研究了元件集成化的特點及其之間的各種耦合作用基礎上,通過優化集成EMI濾波器接地繞組布局,從而以更簡單的結構,更小的復雜度及加工難度,有效消除了共模電感的等效并聯電容。
2、本實用新型通過對接地繞組與電感繞組間三種耦合方式:反向耦合、正向耦合及雙向耦合方式的高頻性能對比,得出了雙向耦合接地繞組結構能最大程度提升共模噪聲的高頻抑制能力的結論,同時引入等效電路對設計過程進行了定量分析,并利用精確的場仿真軟件對濾波效果進行了模擬,完成了集成EMI濾波器的加工及測試。
3、本實用新型與已有開關電源集成EMI濾波器寄生電容消除技術的嵌入接地導體層的方法相比較,具有更少的導體層數,從而可以降低生產成本及加工時間,適用于開關電源的噪聲抑制。
附圖說明
圖1是集成EMI濾波器的總體結構示意圖。
圖2是傳統的集成EMI濾波器的左半對稱截面示意圖。
圖3是共模繞組單元的各層的詳細分解示意圖。
圖4a是傳統的集成EMI濾波器中共模繞組單元的上層電感導體平面示意圖。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于華南理工大學,未經華南理工大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201220708448.5/2.html,轉載請聲明來源鉆瓜專利網。





