[實用新型]一種用于配置SPI總線芯片的接口電路有效
| 申請號: | 201220600081.5 | 申請日: | 2012-11-14 |
| 公開(公告)號: | CN202904570U | 公開(公告)日: | 2013-04-24 |
| 發明(設計)人: | 鞏存根;陸珺;陳澤然 | 申請(專利權)人: | 中國航空工業第六○七研究所 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40;G06F13/42 |
| 代理公司: | 中國航空專利中心 11008 | 代理人: | 梁瑞林 |
| 地址: | 214063 *** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 用于 配置 spi 總線 芯片 接口 電路 | ||
技術領域
本實用新型屬于工業總線通信技術,涉及一種用于配置SPI總線芯片的接口電路。
背景技術
人們在實現同一塊獨立的電路板上的芯片通信的時候,計算機往往是必不可少的,但計算機與待通信芯片間一般是不存在同步時鐘的,這就涉及到無同步時鐘的通信,也就是異步通信:即先以計算機為工具,通過異步通信技術實現人同電路板上的邏輯器件通信,進而建立同芯片之間的通信。通用異步收發器(Universal?Asynchronous?Receiver/Transmitter,簡稱UART)是在民用、工業控制中廣泛采用的異步串行接口技術,它以其效費比高、結構簡單、具有一定的保密性等優點,從而成為人機通信的重要選擇,幾乎大部分工業控制計算機都集成有UART接口,而且在模塊、分機間的通信中,UART仍然是低成本的首要選擇之一。
另一方面,越來越多的功能性芯片采用串行外設接口(Serial?Peripheral?Interface,SPI)技術作為自己的配置接口技術,這是一種同步串行接口通信技術,它被提出來就是為了解決在CPU和外圍低速器件之間進行同步串行數據傳輸,如CPU讀寫EEPROM、FLAH,CPU配置時鐘分配芯片等等。
那么,如果要將EEPROM、FLAH、時鐘分配芯片等功能性器件配置成需要的狀態,就需要實現人同這些芯片的讀寫通信,以計算機為工具的話,就要首先實現人-計算機-待通信芯片所在電路板上CPU的異步通信,建立起異步通信后,進而通過SPI這種芯片配置接口完成數據傳遞和轉換。
在異步通信中,存在一個很重要的問題就是幾乎所有的帶有UART接口的計算機產品的UART波特率都是一個基頻的倍數,例如,波特率以300Hz作為基頻,那么它支持的波特率就只能是300bps、600bps、1200bps、2400bps…依次類推,如果待通信芯片所在電路板上CPU支持的UART波特率不是相同基頻的倍數,那么兩者就無法實現UART通信了,所以,實現待通信芯片所在電路板上CPU支持的波特率可調是實現異步通信的一個重要基礎。而且波特率高于2M?bps高速的UART通信接口產品比較少見,所以,目前的待通信芯片所在電路板上CPU很難完成與高波特率計算機產品的UART通信。
發明內容
本實用新型的目的是:提出一種UART波特率可調的用于配置SPI總線芯片的接口電路,以解決目前待通信芯片所在電路板上的CPU與高波特率計算機產品UART通信的難題。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國航空工業第六○七研究所,未經中國航空工業第六○七研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201220600081.5/2.html,轉載請聲明來源鉆瓜專利網。





