[實用新型]基于SOPC的頻率特性測試裝置有效
| 申請號: | 201220421411.4 | 申請日: | 2012-08-23 |
| 公開(公告)號: | CN202710660U | 公開(公告)日: | 2013-01-30 |
| 發明(設計)人: | 葉樹江;張凌志 | 申請(專利權)人: | 黑龍江工程學院 |
| 主分類號: | G01R23/02 | 分類號: | G01R23/02 |
| 代理公司: | 哈爾濱市松花江專利商標事務所 23109 | 代理人: | 張果瑞 |
| 地址: | 150050 黑龍江*** | 國省代碼: | 黑龍江;23 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 sopc 頻率特性 測試 裝置 | ||
1.基于SOPC的頻率特性測試裝置,它包括DAC轉換器(1)、信號調理電路(2)、幅度檢測電路(3)、輸入電路(4)和顯示電路(5),其特征在于,它還包括Nios處理器內核(6)和DDS掃頻控制內核(7);
Nios處理器內核(6)的掃頻控制信號輸出端與DDS掃頻控制內核(7)的掃頻控制信號輸入端連接,DDS掃頻控制內核(7)的掃頻信號輸出端與DAC轉換器(1)的數字信號輸入端連接,DAC轉換器(1)的模擬信號輸出端與信號調理電路(2)的模擬信號輸入端連接,Nios處理器內核的調理控制信號輸出端與信號調理電路(2)的控制信號輸入端連接,信號調理電路(2)的測試信號輸出端用于連接測試對象的測試信號輸入端,幅度檢測電路(3)的測試信號輸入端用于連接測試對象的測試信號輸出端,幅度檢測電路(3)的模擬信號輸出端同時與Nios處理器內核(6)的模擬信號輸入端和DDS掃頻控制內核(7)的模擬信號輸入端連接,輸入電路(4)的控制信號輸出端與Nios處理器內核(6)的控制信號輸入端連接,Nios處理器內核(6)的顯示信號輸出端與顯示電路(5)的顯示信號輸入端連接。
2.根據權利要求1所述的基于SOPC的頻率特性測試裝置,其特征在于,信號調理電路(2)包括低通濾波器(2-1)、程控衰減器(2-2)和功率放大器(2-3);
低通濾波器(2-1)的信號輸入端是信號調理電路(2)的數字信號輸入端,低通濾波器(2-1)的信號輸出端與程控衰減器(2-2)的信號輸入端連接,程控衰減器(2-2)的控制信號輸入端是信號調理電路(2)的控制信號輸入端,程控衰減器(2-2)的信號輸出端與功率放大器(2-3)的信號輸入端連接,功率放大器(2-3)的放大信號輸出端是信號調理電路(2)的的測試信號輸出端。
3.根據權利要求1所述的基于SOPC的頻率特性測試裝置,其特征在于,幅度檢測電路(3)包括程控增益/衰減器(3-1)、跟隨器(3-2)、幅度檢測器(3-3)、有源濾波器(3-4)和ADC轉換器(3-5);
程控增益/衰減器(3-1)的信號的輸入端是幅度檢測電路(3)的測試信號輸入端,程控增益/衰減器(3-1)的信號的輸入端與跟隨器(3-2)的信號輸入端連接,跟隨器(3-2)的信號輸出端與幅度檢測器(3-3)的信號輸入端連接,幅度檢測器(3-3)的信號輸出端與有源濾波器(3-4)的信號輸入端連接,有源濾波器(3-4)的信號輸出端與ADC轉換器(3-5)的模擬信號輸入端連接,ADC轉換器(3-5)的數字信號輸出端是幅度檢測電路(3)的數字信號輸出端。
4.根據權利要求1所述的基于SOPC的頻率特性測試裝置,其特征在于,它還包括RAM存儲器(8),RAM存儲器(8)用于為Nios處理器內核(6)和DDS掃頻控制內核(7)存儲數據。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于黑龍江工程學院,未經黑龍江工程學院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201220421411.4/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種顯卡的水冷結構
- 下一篇:一種血涂片和骨髓涂片的組織化學染色皿





