[發明專利]基于延遲分集和CPCI總線的短波收發信道處理設備有效
| 申請號: | 201210574727.1 | 申請日: | 2012-12-25 |
| 公開(公告)號: | CN103067059A | 公開(公告)日: | 2013-04-24 |
| 發明(設計)人: | 俞春華;姜孝偉;霍青松 | 申請(專利權)人: | 熊貓電子集團有限公司;南京熊貓漢達科技有限公司 |
| 主分類號: | H04B7/04 | 分類號: | H04B7/04 |
| 代理公司: | 南京瑞弘專利商標事務所(普通合伙) 32249 | 代理人: | 陳建和 |
| 地址: | 210002 *** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 延遲 分集 cpci 總線 短波 收發 信道 處理 設備 | ||
技術領域
本發明涉及電子電路設計領域,具體而言涉及一種基于延遲分集和CPCI總線的短波收發信道處理設備。
背景技術
在無線通信環境中,信道衰落是影響信號質量的主要因素,而采用多天線分集方法則能夠有效地對抗無線信道的衰落,為通信系統提供可靠的信息傳輸。多天線分集技術的基本原理是通過空間、頻率等多個信道承載相同信息的信號副本,并將多路信號的能量按照一定的規則合并起來,多天線分集技術中的發射和接收分集技術均可獲得較高分集增益。其中發射分集中的延遲分集技術,實質上是人工制造了一種色散信道,將一個窄帶頻率非選擇性衰落信道變為頻率選擇性衰落信道,從而實現了發射分集。這種方法優點是實現簡單,還易于與空時編碼、智能天線等技術相結合,提高物理層信息傳輸的可靠性。而現有的一些短波通信系統中,常將分集技術和編碼技術分成不同的設備,不能實現一體化設計,很難最大程度的提高系統的通信增益。
發明內容
本發明目的在于提供一種基于延遲分集和的CPCI總線短波收發信道處理設備,可以實現六個通道的短波信號的激勵和接收功能。該設備采用延遲分集技術,可以提高通信增益和抗干擾能力;同時采用CPCI總線,集成度較高,可以減少多通道通信設備的體積和重量。
為達成上述目的,本發明提出一種基于延遲分集和CPCI總線的短波收發信道處理設備,包括CPCI總線和連接至CPCI總線的主控模塊、接口模塊、頻率合成模塊、射頻模塊、數字信號處理模塊、前面板模塊以及電源模塊,其中:主控模塊適于執行對短波收發信道處理設備的操作控制,接口模塊適于傳輸對外的音頻和數據信號,頻率合成模塊適于提供各路信號的時鐘信號和混頻信號,射頻模塊適于對六路短波信號進行濾波和變頻,并將處理后的信號傳輸至數字信號處理模塊,數字信號處理模塊對音頻或數據信號進行延遲或分集處理,發射信號時,讓同一音頻信號的副本經不同長度的延遲量后從不同的天線發射出去,接收時,對數據信號進行分集處理。
進一步,其中還包括存儲器,連接FPGA芯片,用于存儲FPGA芯片的程序。
進一步,DSP芯片對所述音頻數據延遲處理時,選擇信息比特周期作為信號的延遲量,而DSP芯片對數字信號實現分集處理時,使用均衡器或維特比譯碼獲得分集增益。
進一步,其中A/D芯片選用AD9957芯片,下變頻芯片選用HSP50216芯片,上變頻芯片選用AD9957芯片,DSP芯片選用TMS320C6455芯片,FPGA采用Cyclone?II?FPGA。
由以上本發明的技術方案可知,本發明的基于延遲分集和CPCI總線的短波收發信道處理設備,可以實現六個通道的短波信號的激勵和接收功能,采用延遲、分集技術,可以提高通信增益和抗干擾能力;同時采用CPCI總線,集成度較高,可以減少多通道通信設備的體積和重量。
附圖說明
圖1為本發明較優實施例的基于延遲分集和CPCI總線的短波收發信道處理設備的模塊連接示意圖。
圖2為圖1中的集成數字信號處理模塊的原理框圖。
圖3為圖1中短波收發集成數字信號處理模塊發射時的信號處理示意圖。
圖4為圖1中短波收發集成數字信號處理模塊接收時的信號處理示意圖。
具體實施方式
為了更了解本發明的技術內容,特舉具體實施例并配合所附圖式說明如下。
如圖1所示,根據本發明的較優實施例,基于延遲分集和CPCI總線的短波收發信道處理設備,包括CPCI總線和連接至CPCI總線的主控模塊、接口模塊、頻率合成模塊、射頻模塊、數字信號處理模塊、前面板模塊以及電源模塊,其中:主控模塊適于執行對短波收發信道處理設備的操作控制,接口模塊適于傳輸對外的音頻和數據信號,頻率合成模塊適于提供各路信號的時鐘信號和混頻信號,射頻模塊適于對多路短波信號進行濾波和變頻,并將處理后的信號傳輸至數字信號處理模塊,數字信號處理模塊對音頻或數據信號進行延遲分集處理,讓同一信號的副本的延遲從不同的天線發射出去,在接收端使用均衡器或維特比譯碼器獲得分集增益。
CPCI總線是一種高性能的工業計算機總線標準,可以安裝多個標準的CPCI模塊,并實現進行數據傳輸和信息交換;具有非常高的可靠性、抗沖擊性、高密度性和耐震動性,可支持更多的插槽,不僅數據傳輸速度快、而且插槽標準,數字信號不易被干擾從而可降低對總線輻射的要求。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于熊貓電子集團有限公司;南京熊貓漢達科技有限公司,未經熊貓電子集團有限公司;南京熊貓漢達科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210574727.1/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:干吸塔管式濃硫酸分布器
- 下一篇:一種兒童推車





