[發明專利]數據驅動器、顯示面板驅動裝置和顯示裝置有效
| 申請號: | 201210517363.3 | 申請日: | 2012-12-05 |
| 公開(公告)號: | CN103151003B | 公開(公告)日: | 2017-06-23 |
| 發明(設計)人: | 澀谷昌樹 | 申請(專利權)人: | 瑞薩電子株式會社 |
| 主分類號: | G09G3/36 | 分類號: | G09G3/36 |
| 代理公司: | 中國國際貿易促進委員會專利商標事務所11038 | 代理人: | 申發振 |
| 地址: | 日本*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數據 驅動器 顯示 面板 驅動 裝置 顯示裝置 | ||
相關申請的交叉引用
在2011年12月6日提交的日本專利申請No.2011-266865的公開內容,包括說明書、附圖和摘要通過引用的方式全文并入本申請。
技術領域
本發明涉及數據驅動器、顯示面板驅動裝置和顯示裝置。
背景技術
已知一種有源矩陣類型的液晶顯示(LCD)面板。該液晶顯示面板包括沿著行方向并行排布的掃描(柵極)線、沿著列方向并行排布的數據線、布置于掃描線和數據線的交點處的像素,以及設置于每個像素內的有源元件(例如,薄膜晶體管(TFT))。當有源元件是TFT時,掃描線與柵電極耦接。然后,數據線與漏電極耦接。作為等效電容性負載的液晶電容的一端與源電極耦接。液晶電容的另一端與共用電極線耦接。柵極驅動器(掃描線驅動電路)與掃描線耦接,而數據驅動器(數據線驅動電路)與數據線耦接。
在液晶顯示面板中,掃描線由柵極驅動器按照從頂部到底部的順序掃描,以便通過設置于每個像素內的有源元件將電壓從數據驅動器施加于液晶電容。數據驅動器包括用于給多個數據線施加電壓的輸出放大器。輸出放大器包括多個放大器電路。在液晶顯示面板中,液晶分子的取向隨著由放大器電路的輸出施加于液晶電容的電壓而變化。因而,透光度因此而變化。
近年來,液晶顯示面板的性能已經得到了提高,并且需要低功耗、低噪聲和高速的數據驅動器來降低電路電源的電壓。但是,電路電源的低電壓能夠容易由于電噪聲而引起操作失效。因而,有必要通過考慮噪聲問題的重要性而建立電路設計。特別地,數據驅動器具有:低電壓部件,包括邏輯單元和接口單元;以及高電壓部件,包括用于驅動液晶顯示面板的數據線的放大器電路。因而,有必要使數據驅動器降低在放大器電路的操作中產生的強噪聲,以便防止低電壓部件中的不正確操作。
作為相關領域的實例,日本未經審核的專利公開No.2010-176083(對應于美國專利公開No.2010/0194731(A1))公開了(數據)驅動器和顯示裝置。圖1是在日本未經審核的專利公開No.2010-176083中公開的數據驅動器的框圖。數據驅動器包括放大器電路驅動單元138和多個放大器電路136-1到136-N。放大器電路驅動單元138將控制信號CTR1和CTR2輸出到放大器電路136-1到136-N。放大器電路136-1到136-N每個都響應于控制信號CTR1和CTR2將輸出分級電壓輸出到顯示單元(液晶顯示面板)的數據線。放大器電路驅動單元138包括控制電路140及延遲單元141、142和143。控制電路140將控制信號CTR1輸出到延遲單元141。控制電路140還將控制信號CTR2輸出到延遲單元143,該控制信號CTR2是由延遲單元142延遲后的控制信號CTR1。延遲單元141依次延遲控制信號CTR1,并且將它輸出到作為放大器電路的一半的第一組放大器電路136-1到136-(N/2)。延遲單元143依次延遲控制信號CTR2,并且將它輸出到作為放大器電路的另一半的第二組放大器電路136-((N/2)+1)到136-N)。
圖2是示出從放大器電路驅動單元88輸入放大器電路136-1到136-N的控制信號的波形的時序圖。控制電路140將控制信號CTR1輸出為控制信號。延遲單元141將控制信號CTR1按均勻延遲的順序輸出到第一組放大器電路136-1到136-(N/2)。延遲單元143將作為由延遲單元142延遲了任意量控制信號CTR1的控制信號CTR2按均勻延遲的順序輸出到第二組放大器電路136-((N/2)+1)到136-N。
發明內容
本發明的發明人已經得出了有關日本未經審核的專利公開No.2010-176083所公開的技術的下列事實。圖3是示出典型的數據驅動器101的實例的示意圖。該芯片布局圖像(在日本未經審核的專利公開No.2010-176083中未描述)是由本發明的發明人作出的,作為日本未經審核的專利公開No.2010-176083實際應用的情形的實例。在該圖中,數據驅動器101的附圖標記改自圖1中的數據驅動器的附圖標記。在該圖的實例中,示出了作為芯片布局的所謂的半纖細布局(semi-slim layout),在該芯片布局中,輸出的數量為960個,并且輸出端子排布于芯片的兩個長邊的附近。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于瑞薩電子株式會社,未經瑞薩電子株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210517363.3/2.html,轉載請聲明來源鉆瓜專利網。
- 數據顯示系統、數據中繼設備、數據中繼方法、數據系統、接收設備和數據讀取方法
- 數據記錄方法、數據記錄裝置、數據記錄媒體、數據重播方法和數據重播裝置
- 數據發送方法、數據發送系統、數據發送裝置以及數據結構
- 數據顯示系統、數據中繼設備、數據中繼方法及數據系統
- 數據嵌入裝置、數據嵌入方法、數據提取裝置及數據提取方法
- 數據管理裝置、數據編輯裝置、數據閱覽裝置、數據管理方法、數據編輯方法以及數據閱覽方法
- 數據發送和數據接收設備、數據發送和數據接收方法
- 數據發送裝置、數據接收裝置、數據收發系統、數據發送方法、數據接收方法和數據收發方法
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置





