[發明專利]一種具有極低待機功耗的芯片無效
| 申請號: | 201210454133.7 | 申請日: | 2012-11-13 |
| 公開(公告)號: | CN102902350A | 公開(公告)日: | 2013-01-30 |
| 發明(設計)人: | 王鎮;劉新寧;茅錦亮;張亞偉;孫聲震;方云龍 | 申請(專利權)人: | 江蘇東大集成電路系統工程技術有限公司 |
| 主分類號: | G06F1/32 | 分類號: | G06F1/32;G06F9/445 |
| 代理公司: | 南京瑞弘專利商標事務所(普通合伙) 32249 | 代理人: | 楊曉玲 |
| 地址: | 210012 江蘇省*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 具有 待機 功耗 芯片 | ||
1.一種具有極低待機功耗的芯片,其特征在于,該芯片包括待機常開區電路,數字核心區電路,實時時鐘電路,電平轉換電路;
實時時鐘電路使用第一電源,數字核心區電路和待機常開機電路使用第二電源;
所述待機常開區電路用于在待機模式的時候處理喚醒請求,喚醒所述芯片,使其進入工作模式;
所述數字核心區電路是芯片的核心,在工作模式的時候該部分電路正常工作;
所述實時時鐘電路完成系統時鐘的維護、用于產生連續中斷以及進行定時,該電路待機模式時仍正常工作;
在實時時鐘電路與數字核心區電路之間設有第一電平轉換電路,在待機常開區電路與數字核心區電路之間設有第二電平轉換電路;
所述第一電平轉換電路和第二電平轉換電路負責將不同電壓域的信號電平進行轉換,滿足電壓域信號電平要求。
2.根據權利要求1所述的具有極低待機功耗的芯片,其特征在于,所述待機常開區電路包括待機模式狀態機模塊,喚醒模塊,時鐘產生模塊,常開區復位模塊,常開通用輸入輸出模塊;待機常開區電路由片外3.3V電源供電,在任何情況下均不斷電;,待機常開區電路中每個模塊均有一個時鐘信號,使得該模塊正常工作;
所述待機模式狀態機用于接收外部的待機請求信號,當接收到進入待機模式的信號時,將工作模式切換到待機模式;
所述喚醒模塊用于接收喚醒信號,當其檢測到有喚醒信號時,芯片恢復到工作模式;
所述時鐘產生模塊用于提供待機常開區所有模塊的時鐘信號;同時在芯片進入待機模式的時候,使用門控時鐘技術關閉待機常開區中的除常開通用輸入輸出模塊之外所有模塊的時鐘;
所述常開區復位模塊用于為芯片提供復位信號,完成系統的復位;
所述常開通用輸入輸出模塊用于在待機模式的時候為芯片提供喚醒請求,使芯片進入工作模式。
3.根據權利要求1所述的具有極低待機功耗的芯片,其特征在于,所述數字核心區電路包括內核處理器、存儲器、直接內存訪問模塊、智能卡接口、通用異步收發器模塊、串行總線、可關閉區通用輸入輸出模塊、USB接口、數字核心區功耗管理模塊、安全數字輸入輸出卡模塊、A/D轉換器、高性能總線、外設總線;
內核處理器、存儲器、直接內存訪問模塊連接到高性能總線上,智能卡接口、通用異步收發器模塊、串行總線、可關閉區通用輸入輸出模塊、USB接口、數字核心區功耗管理模塊、安全數字輸入輸出卡模塊、A/D轉換器連接到外設總線上,外設總線再通過總線接口連接到高性能總線上;在芯片工作時,內核處理器通過高性能總線訪問數字核心區中的模塊;
數字核心區電路由1個1.8V線性穩壓源供電,在待機模式下,該1.8V線性穩壓源的使能端被切斷,包括該穩壓源在內的數字核心區電路電源均關閉。
4.根據權利要求1所述的具有極低待機功耗的芯片,其特征在于,所述實時時鐘電路由3V電池供電;同時在待機模式下,提供定時喚醒功能;在進入待機模式前,設置喚醒時間,當前時間到達喚醒時間時,發出喚醒信號,由待機常開區中的喚醒模塊喚醒整個系統,使其退出待機模式,進入工作模式。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于江蘇東大集成電路系統工程技術有限公司,未經江蘇東大集成電路系統工程技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210454133.7/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:基于ATA5824的主從式功率可調射頻模塊
- 下一篇:一種白酒蒸餾裝置





