[發明專利]一種本地總線數據位寬的轉換方法及裝置有效
| 申請號: | 201210439679.5 | 申請日: | 2012-11-07 |
| 公開(公告)號: | CN102981801A | 公開(公告)日: | 2013-03-20 |
| 發明(設計)人: | 鄭夢蛟;李建國 | 申請(專利權)人: | 邁普通信技術股份有限公司 |
| 主分類號: | G06F9/30 | 分類號: | G06F9/30 |
| 代理公司: | 北京德琦知識產權代理有限公司 11018 | 代理人: | 王民盛;王麗琴 |
| 地址: | 610041 四川省*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 本地 總線 數據 轉換 方法 裝置 | ||
1.一種本地總線數據位寬的轉換方法,其特征在于,包括:
CPU將收到的32比特的寫指令轉換為兩個16比特寫操作指令;
可編程邏輯單元將CPU第一個16比特寫操作指令中的數據和高位地址暫存起來;
可編程邏輯單元向CPU發出一個外部地址終止信號/TA終止第一個16比特寫操作指令;
CPU發出第二個16比特寫操作指令至可編程邏輯單元,可編程邏輯單元把暫存的第一個16比特寫操作指令的高位地址與第二個16比特寫操作指令中的低位地址組合后發送到外設芯片的地址信號引腳上;
可編程邏輯單元把CPU發過來的第二個16比特寫操作指令中的數據與可編程邏輯單元暫存的第一個16比特寫操作指令中的數據發送至外設芯片的32比特數據總線上,然后等待外設芯片發出終止信號Dtack_n;
可編程邏輯單元收到外設芯片發過來的Dtack_n后立即終止寫操作指令,同時向CPU發出一個/TA信號終止CPU的第二個16比特寫操作指令。
2.根據權利要求1所述的方法,其特征在于,所述CPU將收到的32比特的寫操作指令轉換為兩個16比特寫操作指令的方法為:CPU將收到的32比特的寫操作指令轉換為兩個地址按16比特對齊遞減的16比特寫操作指令。
3.根據權利要求2所述的方法,其特征在于,所述可編程邏輯單元將CPU第一個16比特的寫操作指令中的數據和高位地址暫存起來的方法為:可編程邏輯單元將CPU第一個16比特寫操作指令中的16比特高位地址通過地址鎖存允許端ALE信號寫入可編程邏輯單元的地址寄存器中暫存,第一個16比特寫指令中的低16比特數據則通過片選信號CSn和寫有效信號WRn寫入可編程邏輯單元的數據寄存器中暫存。
4.根據權利要求3所述的方法,其特征在于,CPU發出第二個16比特寫指令至可編程邏輯單元,可編程邏輯單元把暫存的第一個16比特寫指令中的高位地址與第二個16比特寫操作指令中的低位地址組合后發送到外設芯片的地址信號引腳上的方法包括:CPU發出第二個16比特寫操作指令至可編程邏輯單元,可編程邏輯單元向外設芯片發出CSn、地址選擇信號ASn和以及低電平的RWn,同時把暫存的16比特高位地址與第二個16比特寫操作指令中的地址信號中的16比特低位地址組合后發送到外設芯片的地址信號引腳上。
5.根據權利要求4所述的方法,其特征在于,可編程邏輯單元把CPU發過來的第二個16比特寫操作指令的數據與可編程邏輯單元暫存的第一個16比特寫操作指令的數據發送至外設芯片的32比特數據總線上包括:可編程邏輯單元把CPU發過來的高16比特數據與可編程邏輯單元數據寄存器上暫存的低16比特數據組合后發送至外設芯片的32比特數據總線上。
6.一種本地總線數據位寬的轉換方法,其特征在于,包括:
CPU將收到的32比特的讀指令轉換為兩個地址按16比特對齊遞增的16比特讀指令;
CPU發出第一個16比特讀指令至可編程邏輯芯片單元,可編程邏輯芯片單元在地址鎖存允許端ALE周期將第一個16比特讀操作指令中的16比特高位地址暫存起來,隨后向外設芯片發出片選信號CSn、地址選擇信號ASn和讀寫選擇信號RWn,把暫存的16比特高位地址與所述第一個16比特讀操作指令中的16比特低位地址組合后發送到外設芯片的地址信號引腳,啟動對外設芯片的32比特讀操作指令;
外設芯片把32比特的數據放到數據總線上后,可編程邏輯芯片單元把其中的低16比特數據傳輸給CPU,把其中的高16比特數據用數據寄存器暫存起來;然后外設芯片通過發出Dtack_n向可編程邏輯芯片單元表示這個32比特的讀操作指令完成;
可編程邏輯芯片單元收到外設發出的Dtack_n信號后,則向CPU發出一個/TA信號終止CPU的第一個16比特讀操作指令;
CPU向可編程邏輯芯片單元發出第二個16比特讀操作指令,可編程邏輯芯片單元把暫存在數據寄存器里的16比特數據發送至CPU,并向CPU發出一個/TA信號終止CPU的第二個16比特讀操作指令。
7.根據權利要求1至6任一項所述的方法,其特征在于,所述可編程邏輯單元為復雜可編程邏輯器件CPLD或現場可編程門陣列FPGA。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于邁普通信技術股份有限公司,未經邁普通信技術股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210439679.5/1.html,轉載請聲明來源鉆瓜專利網。
- 數據顯示系統、數據中繼設備、數據中繼方法、數據系統、接收設備和數據讀取方法
- 數據記錄方法、數據記錄裝置、數據記錄媒體、數據重播方法和數據重播裝置
- 數據發送方法、數據發送系統、數據發送裝置以及數據結構
- 數據顯示系統、數據中繼設備、數據中繼方法及數據系統
- 數據嵌入裝置、數據嵌入方法、數據提取裝置及數據提取方法
- 數據管理裝置、數據編輯裝置、數據閱覽裝置、數據管理方法、數據編輯方法以及數據閱覽方法
- 數據發送和數據接收設備、數據發送和數據接收方法
- 數據發送裝置、數據接收裝置、數據收發系統、數據發送方法、數據接收方法和數據收發方法
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置
- 數據發送方法、數據再現方法、數據發送裝置及數據再現裝置





