[發明專利]一種用于PXI智能測試平臺設備的集成觸發路由裝置有效
| 申請號: | 201210421323.9 | 申請日: | 2012-10-29 |
| 公開(公告)號: | CN102929758A | 公開(公告)日: | 2013-02-13 |
| 發明(設計)人: | 周慶飛;王石記;安佰岳;李洋;杜影 | 申請(專利權)人: | 北京航天測控技術有限公司 |
| 主分類號: | G06F11/267 | 分類號: | G06F11/267 |
| 代理公司: | 北京理工大學專利中心 11120 | 代理人: | 楊志兵;高燕燕 |
| 地址: | 100041 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 用于 pxi 智能 測試 平臺 設備 集成 觸發 路由 裝置 | ||
1.一種用于PXI智能測試平臺設備的集成觸發路由裝置,該PXI智能測試平臺設備的背板上設有n個外設插槽,n為正整數;其特征在于,該集成觸發路由裝置包括:設置在PXI智能測試平臺設備上的FPGA和設置在背板上的扇出模塊;
FPGA通過三類信號線連接背板上的外設插槽,包括TTL觸發總線、星型觸發線和差分觸發線;
其中,TTL觸發總線為8根記為PXI_TRIG[0:7],每根觸發總線通過背板分別送給所有外設插槽;
星型觸發線PXI_STAR為一根,其連接到背板上的第一扇出模塊,第一扇出模塊將星型觸發線扇出n路到n個外設插槽上;
差分觸發線包括3對差分輸出線DiffA、DiffB、DiffD,以及n組差分輸入線,三對差分輸出線以對為單位一對一地連接到背板上的三塊差分信號扇出模塊,每個差分信號扇出模塊將差分信號扇出n路一對一的連接到n個外設插槽上,每組差分輸入線對應一個外設插槽,連接對應的外設插槽和FPGA;每組輸入線包括3對差分線DiffC、DiffE、DiffF;
FPGA還連接系統控制器軟件、GPS模塊和外部接口;
FPGA中劃分出觸發路由模塊和存儲模塊,存儲模塊中存有觸發源列表和觸發終端列表;其中,觸發源列表存儲14類觸發源,包括軟件觸發源、外部觸發源、8個TTL觸發源、三個差分觸發源和GPS時鐘觸發源;觸發源列表存儲14類觸發終端,包括外部觸發終端、8個TTL觸發終端、三個差分觸發終端、星形觸發終端;
觸發路由模塊根據外部輸入,建立觸發源和觸發終端的配對關系;當選定一組當前使用的配對關系時,根據選定的配對關系將觸發源導出到觸發終端。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京航天測控技術有限公司,未經北京航天測控技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210421323.9/1.html,轉載請聲明來源鉆瓜專利網。





