[發(fā)明專利]基于串行外圍設(shè)備接口總線的數(shù)據(jù)傳輸方法和系統(tǒng)有效
| 申請?zhí)枺?/td> | 201210347580.2 | 申請日: | 2012-09-18 |
| 公開(公告)號: | CN103678209B | 公開(公告)日: | 2017-03-15 |
| 發(fā)明(設(shè)計)人: | 焉逢運 | 申請(專利權(quán))人: | 格科微電子(上海)有限公司 |
| 主分類號: | G06F13/38 | 分類號: | G06F13/38 |
| 代理公司: | 北京戈程知識產(chǎn)權(quán)代理有限公司11314 | 代理人: | 程偉,孫向民 |
| 地址: | 201203 上海市*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 基于 串行 外圍設(shè)備 接口 總線 數(shù)據(jù)傳輸 方法 系統(tǒng) | ||
1.一種基于串行外圍設(shè)備接口(SPI)總線的數(shù)據(jù)傳輸方法,該方法在主機(M)與從機(S)之間雙向串行傳輸數(shù)據(jù),其中所述主機(M)提供傳輸時鐘(SCK),其特征在于,該方法包括:
當由所述主機(M)向所述從機(S)傳輸數(shù)據(jù)時,所述主機(M)利用所述傳輸時鐘(SCK)的前半周期和后半周期交替選通所述主機(M)的輸出數(shù)據(jù)并通過第一數(shù)據(jù)線(MOSI)發(fā)送至所述從機(S);以及
當由所述從機(S)向所述主機(M)傳輸數(shù)據(jù)時,所述從機(S)接收由所述主機(M)提供的所述傳輸時鐘(SCK),并利用所述傳輸時鐘(SCK)的前半周期和后半周期交替選通所述從機(S)的輸出數(shù)據(jù)并通過第二數(shù)據(jù)線(MISO)發(fā)送至所述主機(M)。
2.根據(jù)權(quán)利要求1所述的數(shù)據(jù)傳輸方法,其特征在于,當由所述主機(M)向所述從機(S)傳輸數(shù)據(jù)時,所述從機(S)判斷所述傳輸時鐘(SCK)的前半周期或后半周期是否到來,若是,則將從機的輸入寄存器的數(shù)據(jù)更新為第一數(shù)據(jù)線(MOSI)上的當前數(shù)據(jù),若否,則保持從機的輸入寄存器的數(shù)據(jù)。
3.根據(jù)權(quán)利要求2所述的數(shù)據(jù)傳輸方法,其特征在于,判斷所述傳輸時鐘(SCK)的前半周期或后半周期是否到來包括:判斷所述傳輸時鐘(SCK)的當前采樣電平是否與前次采樣電平相同,如果相同,則將第一數(shù)據(jù)線(MOSI)上的當前數(shù)據(jù)鎖存到從機(S)的輸入寄存器;如果不相同,則將從機(S)的輸入寄存器的數(shù)據(jù)移出,并將第一數(shù)據(jù)線(MOSI)上的當前數(shù)據(jù)鎖存到從機(S)的輸入寄存器。
4.根據(jù)權(quán)利要求1所述的數(shù)據(jù)傳輸方法,其特征在于,當由所述主機(M)向所述從機(S)傳輸數(shù)據(jù)時,所述傳輸時鐘(SCK)的前半周期和后半周期分別選通所述主機(M)中的輸出寄存器的多位數(shù)據(jù)中的兩路輸出數(shù)據(jù);以及
當由所述從機(S)向所述主機(M)傳輸數(shù)據(jù)時,所述傳輸時鐘(SCK)的前半周期和后半周期分別選通所述從機(S)的輸出寄存器的多位數(shù)據(jù)中的兩路輸出數(shù)據(jù)。
5.根據(jù)權(quán)利要求1-4中任意一項所述的數(shù)據(jù)傳輸方法,其特征在于,所述傳輸時鐘(SCK)通過其上升沿和下降沿,或者其高電平和低電平交替選通所述主機或所述從機的輸出數(shù)據(jù)。
6.一種基于串行外圍設(shè)備接(SPI)總線的數(shù)據(jù)傳輸系統(tǒng),該系統(tǒng)在主機(M)與從機(S)之間雙向串行傳輸數(shù)據(jù),其特征在于,該系統(tǒng)包括:
主機(M);該主機(M)提供傳輸時鐘(SCK);
從機(S);
第一數(shù)據(jù)線(MOSI),將所述主機(M)發(fā)送的數(shù)據(jù)傳送至所述從機(S);
第二數(shù)據(jù)線(MISO),將所述從機(S)發(fā)送的數(shù)據(jù)傳送至所述主機(M);
時鐘傳輸線(SCKL),將所述主機(M)提供的所述傳輸時鐘(SCK)傳輸至所述從機(S);其中
當由所述主機(M)向所述從機(S)傳輸數(shù)據(jù)時,所述主機(M)利用所述傳輸時鐘(SCK)的前半周期和后半周期交替選通所述主機(M)的輸出數(shù)據(jù)并通過所述第一數(shù)據(jù)線(MOSI)發(fā)送至所述從機(S);
當由所述從機(S)向所述主機(M)傳輸數(shù)據(jù)時,所述從機(S)接收由所述主機(M)提供的所述傳輸時鐘(SCK),并利用所述傳輸時鐘(SCK)的前半周期和后半周期交替選通所述從機(S)的輸出數(shù)據(jù)并通過所述第二數(shù)據(jù)線(MISO)發(fā)送至所述主機(M)。
7.根據(jù)權(quán)利要求6所述的系統(tǒng),其特征在于,所述主機(M)還包括第一選通器(MUX1),該第一選通器(MUX1)的兩個輸入端分別接收所述主機的兩路輸出數(shù)據(jù),該第一選通器的輸出端連接所述第一數(shù)據(jù)線(MOSI);
其中,當由所述主機(M)向所述從機(S)傳輸數(shù)據(jù)時,所述傳輸時鐘(SCK)的前半周期和后半周期交替選通所述第一選通器(MUX1)的兩個輸入端的數(shù)據(jù)至所述第一選通器的輸出端。
8.根據(jù)權(quán)利要求6所述的數(shù)據(jù)傳輸系統(tǒng),其特征在于,所述從機(S)還包括第二選通器(MUX2),該第二選通器(MUX2)的兩個輸入端分別接收所述從機(S)的兩路輸出數(shù)據(jù),該第二選通器的輸出端連接所述第二數(shù)據(jù)線(MISO);
其中,當由所述從機(S)向所述主機(M)傳輸數(shù)據(jù)時,所述傳輸時鐘(SCK)的前半周期和后半周期交替選通所述第二選通器(MUX2)的兩個輸入端的數(shù)據(jù)至所述第二選通器的輸出端。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于格科微電子(上海)有限公司,未經(jīng)格科微電子(上海)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210347580.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種新型跑車自行車
- 下一篇:一種基于PXI總線的通用開放式集成測試裝置





