[發(fā)明專利]自適應輸入/輸出緩沖器及其使用方法有效
| 申請?zhí)枺?/td> | 201210310608.5 | 申請日: | 2004-10-14 |
| 公開(公告)號: | CN102880582A | 公開(公告)日: | 2013-01-16 |
| 發(fā)明(設計)人: | 韋卡·庫爾茲;澤里格·韋納 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40 |
| 代理公司: | 上海專利商標事務所有限公司 31100 | 代理人: | 姬利永 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 自適應 輸入 輸出 緩沖器 及其 使用方法 | ||
本申請是國際申請日為2004年10月14日、中國國家階段申請?zhí)枮?00480037752.X、題為“自適應輸入/輸出緩沖器及其使用方法”的發(fā)明專利申請的分案申請。
發(fā)明背景
隨著數(shù)字系統(tǒng)中使用的頻率的增加,滿足定時約束變得更加困難或者甚至是不可能的。
例如,公共時鐘總線協(xié)議被用來在存儲器器件和存儲器控制器間傳遞數(shù)據(jù)、地址和控制信號。這些信號相對于存儲器器件和存儲器控制器兩者公共的時鐘而被采樣。隨著公共時鐘的周期減少到與總線上的建立(set-up)和維持(hold)時間要求相同的量級(order),在信號定時(timing)中涉及的印刷電路板和不同半導體的制造公差(tolerance)可能沒有嚴格到足以保證所有具有類似配置的系統(tǒng)可以滿足定時要求。
此外,在例如個人計算機(PC)的“開放式”系統(tǒng)中,很多不同的系統(tǒng)配置是可能的,該系統(tǒng)具有來自不同來源的印刷電路板和不同類型和數(shù)量的存儲器設備。每種這樣的配置可以具有不同的定時特性并且這些整體的特性可能超出存儲器控制器的定時公差。
因此,具有特定配置的系統(tǒng)可能不能運轉(zhuǎn),而其他的系統(tǒng)可能具有邊緣操作并且可能在某些環(huán)境條件下不能運轉(zhuǎn)。
附圖簡要說明
在附圖的視圖中,本發(fā)明的實施例以實施例的形式,而非限制性的形式來示出,其中:
圖1是其上安裝了器件和控制器的印刷電路板的方框圖;
圖2和圖3是幫助理解本發(fā)明的一些實施例的示例性的時序圖;
圖4圖示設置和調(diào)整定時參數(shù)的方法的流程圖;
圖5圖示產(chǎn)生查找表的示例性方法的流程圖;
圖6圖示確定要編程到驅(qū)動阻抗(driving?impedance)控制寄存器和輸出延遲(delay)控制寄存器的數(shù)值(digital?value)的示例性方法的流程圖;
圖7圖示要編程到輸出延遲控制寄存器和輸入延遲控制寄存器的數(shù)值的示例性校準(calibration)序列的流程圖;
圖8圖示要編程到輸出延遲控制寄存器和輸入延遲控制寄存器的數(shù)值的示例性的校準算法的流程圖;
圖9是包括印刷電路板的裝置的方框圖,該印刷電路板具有安裝在其之上的存儲器控制器;
圖10A-10D圖示要編程到圖9的存儲器控制器的延遲控制寄存器的數(shù)值的示例性校準序列的流程圖;以及
圖11是根據(jù)本發(fā)明的一些實施例的示例性可編程延遲單元的簡化示意圖。
應該可以意識到,為了描述的簡單和清晰,圖中所示的要素不一定按照比例來繪制。例如,為了清晰起見,一些要素的尺寸可能相對于其他要素被放大了。此外,在被認為適當?shù)牡胤剑趫D中重復了標號,用來指示對應的或類似的要素。
發(fā)明詳細說明
在以下詳細描述中,闡述了大量具體的細節(jié)以提供對本發(fā)明的實施例的透徹理解。然而,本領域普通技術人員將會理解,可在無需這些具體的細節(jié)的情況下實現(xiàn)本發(fā)明的實施例。此外,沒有詳細描述公知的方法、過程、組件和電路,以免模糊本發(fā)明。
以下詳細描述的一些部分是根據(jù)算法和對計算機存儲器中的數(shù)據(jù)位或二進制數(shù)字信號的操作的符號表示來介紹的。這些算法描述和表示可以是數(shù)據(jù)處理領域內(nèi)的技術人員使用的技術,以將他們工作的內(nèi)容傳達給本領域的其他技術人員。
本發(fā)明的一些實施例涉及設置和/或動態(tài)調(diào)整控制器的物理組件(component)的參數(shù),該設置和/或動態(tài)調(diào)整操作基于電氣耦合到控制器的一個或更多個器件(device)的屬性,并且基于將一個或更多個器件電氣耦合到控制器的介質(zhì)的屬性。其參數(shù)正被設置和/或被調(diào)整的物理組件可以包括那些使得由控制器發(fā)送的電信號能夠被一個或更多個器件準確接收的組件,以及那些使得由一個或更多個器件發(fā)送的電信號能夠被控制器準確接收的組件。
如圖1所示,根據(jù)本發(fā)明的一些實施例,印刷電路板(PCB)2可以包括控制器4、一個或更多個器件6、導體8和導體10。可選地,PCB?2可以包括圖形芯片5。控制器4的示例的非窮盡列表包括中央處理單元(CPU)和存儲器控制器。例如,控制器4可以具有驅(qū)動控制信號執(zhí)行讀和寫命令的能力,并且導體8和導體10可以是那些控制信號的總線的部分。器件6的示例的非窮盡列表可以包括存儲器器件和協(xié)處理器。以下描述針對單個器件6,但本發(fā)明的范圍不限于此。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經(jīng)英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210310608.5/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種半導體裝置及其制造方法
- 下一篇:信息處理裝置及控制方法





