[發(fā)明專利]跟蹤電路有效
| 申請?zhí)枺?/td> | 201210185335.6 | 申請日: | 2012-06-06 |
| 公開(公告)號: | CN103138738A | 公開(公告)日: | 2013-06-05 |
| 發(fā)明(設(shè)計)人: | 詹豪杰;余宗欣 | 申請(專利權(quán))人: | 臺灣積體電路制造股份有限公司 |
| 主分類號: | H03K19/0175 | 分類號: | H03K19/0175 |
| 代理公司: | 北京德恒律治知識產(chǎn)權(quán)代理有限公司 11409 | 代理人: | 章社杲;孫征 |
| 地址: | 中國臺*** | 國省代碼: | 中國臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 跟蹤 電路 | ||
技術(shù)領(lǐng)域
本公開涉及一種跟蹤電路。
背景技術(shù)
在電路中,3.3V環(huán)境下使用的是3.3V的晶體管。例如,當USB處于閑置狀態(tài)并且電壓值為0V時,電路為該通用串行總線(USB)充電。在另一方面,USB在工作模式中電壓值為5V。另外,專用的原產(chǎn)NMOS晶體管被設(shè)計成在3.3V環(huán)境中處理USB的5V電壓。原產(chǎn)晶體管是閾值電壓值為0V的晶體管。
隨著工藝技術(shù)節(jié)點的發(fā)展,由于晶體管的尺寸被縮小,所以晶體管的工作電壓也降低了。在一些應(yīng)用中,3.3V的晶體管并不適用。
發(fā)明內(nèi)容
為解決上述問題,本發(fā)明提供了一種電路,包括:開關(guān)電路,具有第一端、第二端、以及第三端;節(jié)點,具有節(jié)點電壓;以及跟蹤電路,與第三端和節(jié)點相連接,并且被配置成接收節(jié)點電壓并且基于節(jié)點電壓在第三端處產(chǎn)生控制電壓。
該電路進一步包括:電流反射鏡,被配置成產(chǎn)生流經(jīng)第一端和第二端的電流。
其中,跟蹤電路被配置成:當節(jié)點電壓處在第一電壓值上時產(chǎn)生控制電壓的第一控制電壓值;以及跟蹤電路被配置成:當節(jié)點電壓處在不同于第一電壓值的第二電壓值上時產(chǎn)生控制電壓的第二控制電壓值。
其中,第一控制電壓值高于第一電壓值;以及第二控制電壓值約為第二電壓值。
其中,第二端處在第三電壓值上;第一電壓值小于第三電壓值;第二電壓值大于第三電壓值;第一控制電壓值在第一電壓值和第三電壓值之間;以及第二控制電壓值約為第二電壓值。
其中,跟蹤電路包括:第一鎖存電路,被配置成接收節(jié)點電壓和具有第二電壓值的第二電壓,并且在第三端處產(chǎn)生具有輸出電壓值的輸出電壓,節(jié)點電壓具有第一參考電壓值和第二參考電壓值;以及第二鎖存電路,與公共節(jié)點上的第一鎖存電路相連接,并且被配置成接收節(jié)點電壓以及具有第一電壓值的第一電壓,其中,第一鎖存電路被配置成具有處在第三電壓的第一電壓值上的輸出電壓或具有處在節(jié)點電壓的第二參考電壓值上的輸出電壓;以及第一電壓值小于第二電壓值。
其中,開關(guān)電路包括PMOS晶體管,第一端是PMOS晶體管的漏極,第二端是PMOS晶體管的源極,以及第三端是PMOS晶體管的柵極。
其中,節(jié)點與數(shù)據(jù)總線電連接。
此外,還提供了一種方法,包括:使用具有第一端、第二端、以及第三端的開關(guān)電路;當?shù)诙颂幵诘诙说牡谝浑妷褐瞪蠒r,使第一端具有第一端的第一電壓值;以及當?shù)诙颂幵诘诙说牡诙妷褐瞪蠒r,使第一端具有第一端的第二電壓值,其中,第三端的電壓值大于第一端的第一電壓值;第二端的第一電壓值小于第一端的第一電壓值;第二端的第二電壓值大于第三端的電壓值。
其中,開關(guān)電路包括PMOS晶體管;第一端是PMOS晶體管的柵極;第二端是PMOS晶體管的漏極;以及第三端是PMOS晶體管的源極。
其中,第二端與數(shù)據(jù)總線電連接,和/或第三端與電流反射鏡電連接。
此外,還提供了一種電路,包括:第一PMOS晶體管,具有第一P漏極、第一P源極、以及第一P柵極;第二PMOS晶體管,具有第二P漏極、第二P源極、以及第二P柵極;第三PMOS晶體管,具有第三P漏極、第三P源極、以及第三P柵極;第一NMOS晶體管,具有第一N漏極、第一N源極、以及第一N柵極;第二NMOS晶體管,具有第二N漏極、第二N源極、以及第二N柵極;以及第三NMOS晶體管,具有第三N漏極、第三N源極、以及第三N柵極;其中,第一P源極與第二P柵極相連接,并且被配置成接收第一電壓;第二P源極在第一節(jié)點處與第一P柵極以及第三N源極相連接;第一P漏極在輸出節(jié)點處與第二P漏極以及第三N柵極相連接;第三N漏極被配置成接收第一電壓值;第一N漏極與第二N柵極相連接,并且被配置成接收第一電壓;第二N漏極在第二節(jié)點處與第一N柵極以及第三P漏極相連接;第一N源極與第二N源極以及第三P柵極相連接;第三P源極被配置成接收第二電壓值;第一節(jié)點與第二節(jié)點電連接;第二電壓值小于第一電壓值;以及第一電壓被配置成在第三電壓值和第四電壓值之間進行轉(zhuǎn)換,第三電壓值小于第二電壓值,第四電壓值大于第三電壓值。
其中,輸出被配置成控制開關(guān)電路。
其中,當?shù)谝浑妷禾幵诘谌妷褐瞪蠒r,第一PMOS晶體管、第三NMOS晶體管、以及第二NMOS晶體管被配置成截止;以及第二PMOS晶體管、第三PMOS晶體管、以及第一NMOS晶體管被配置成導(dǎo)通;以及當?shù)谝浑妷禾幵诘谒碾妷褐瞪蠒r,第一PMOS晶體管、第三NMOS晶體管、以及第二NMOS晶體管被配置成導(dǎo)通;以及第二PMOS晶體管、第三PMOS晶體管、以及第一NMOS晶體管被配置成截止。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于臺灣積體電路制造股份有限公司,未經(jīng)臺灣積體電路制造股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210185335.6/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





