[發(fā)明專利]半導(dǎo)體裝置、電子設(shè)備及輸出波形失真的改善方法有效
| 申請?zhí)枺?/td> | 201210143949.8 | 申請日: | 2012-03-31 |
| 公開(公告)號: | CN102739206B | 公開(公告)日: | 2017-03-01 |
| 發(fā)明(設(shè)計)人: | 德本守彥;藤原正勇;三上哲嗣 | 申請(專利權(quán))人: | 羅姆股份有限公司 |
| 主分類號: | H03K5/15 | 分類號: | H03K5/15;H03K19/003 |
| 代理公司: | 北京市柳沈律師事務(wù)所11105 | 代理人: | 郭定輝 |
| 地址: | 日本*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 半導(dǎo)體 裝置 電子設(shè)備 輸出 波形 失真 改善 方法 | ||
1.一種半導(dǎo)體裝置,其特征在于,包括:
輸入單元,輸入預(yù)定頻率的輸入時鐘信號;和
延遲單元,對于所述輸入時鐘信號,通過對所述輸入時鐘信號給予用于降低對共用的電源的負荷的規(guī)定的延遲時間而使使其延遲,從而生成同一頻率的多個時鐘信號。
2.權(quán)利要求1所述的半導(dǎo)體裝置,其特征在于:
包括將通過所述延遲單元延遲生成的多個時鐘信號輸出的輸出IO。
3.權(quán)利要求2所述的半導(dǎo)體裝置,其特征在于:
所述輸出IO包括將使極性反向的2個差動時鐘對輸出的運算放大器。
4.權(quán)利要求2所述的半導(dǎo)體裝置,其特征在于:
所述輸出IO包括將單個所述時鐘信號輸出的倒相器。
5.權(quán)利要求2所述的半導(dǎo)體裝置,其特征在于:
所述延遲單元在所述多個時鐘信號的數(shù)為N的情況下,使各個時鐘信號每次延遲所述輸入時鐘信號的1/2N周期。
6.權(quán)利要求2所述的半導(dǎo)體裝置,其特征在于:
所述延遲單元在所述多個時鐘信號的數(shù)為N的情況下,通過將延遲時間相同的N-1個延遲元件級聯(lián)狀地連接構(gòu)成,對于N個時鐘信號給予規(guī)定的延遲時間。
7.權(quán)利要求2所述的半導(dǎo)體裝置,其特征在于:
所述延遲單元在所述多個時鐘信號的數(shù)為N的情況下,通過將延遲時間不同的延遲門并聯(lián)地設(shè)置,對于N個時鐘信號給予規(guī)定的延遲時間。
8.權(quán)利要求2所述的半導(dǎo)體裝置,其特征在于:
所述延遲單元在從所述輸出IO輸出的時鐘信號從低電平變到高電平或者從高電平變到低電平的時間級,給予延遲時間。
9.權(quán)利要求2所述的半導(dǎo)體裝置,其特征在于:
對每個所述輸出IO進一步鄰近配置旁路電容器。
10.權(quán)利要求9所述的半導(dǎo)體裝置,其特征在于:
所述輸出IO和所述旁路電容器之間的電阻值小。
11.一種輸出波形失真的改善方法,其特征在于,包括:
輸入預(yù)定頻率的輸入時鐘信號的步驟;以及
對于所述輸入時鐘信號,通過對所述時鐘信號給予用于降低對共用的電源的負荷的規(guī)定的延遲時間而使其延遲,生成同一頻率的多個時鐘信號的步驟。
12.權(quán)利要求11記載的輸出波形失真的改善方法,其特征在于:
具有輸出將在所述延遲步驟中延遲生成的多個時鐘信號輸出的輸出步驟。
13.權(quán)利要求12記載的輸出波形失真的改善方法,其特征在于:
在所述輸出步驟中,將極性相反的2個差動時鐘對輸出。
14.權(quán)利要求12中記載的輸出波形失真的改善方法,其特征在于:
在所述輸出步驟中,將所述時鐘信號單一輸出。
15.權(quán)利要求12中記載的輸出波形失真的改善方法,其特征在于:
在所述延遲步驟中,在所述多個時鐘信號的數(shù)為N的情況下,使各個時鐘信號每次延遲所述輸入時鐘信號的1/2N周期。
16.權(quán)利要求12中記載的輸出波形失真的改善方法,其特征在于:
在所述延遲步驟中,在所述多個時鐘信號的數(shù)為N的情況下,通過延遲時間相同的N-1個延遲元件級聯(lián)狀地連接構(gòu)成,對于N個時鐘信號給予規(guī)定的延遲時間。
17.權(quán)利要求12中記載的輸出波形失真的改善方法,其特征在于:
在所述延遲步驟中,在所述多個時鐘信號的數(shù)為N的情況下,通過延遲時間不同的延遲門并聯(lián)設(shè)置,對N個時鐘信號給予規(guī)定的延遲時間。
18.權(quán)利要求12中記載的輸出波形失真的改善方法,其特征在于:
在所述延遲步驟中,在從所述輸出IO輸出的時鐘信號從低電平變到高電平或者從高電平變到低電平的時間級,給予延遲時間。
19.一種電子設(shè)備,其特征在于包括權(quán)利要求1-10的任一項中記載的半導(dǎo)體裝置。
20.權(quán)利要求19中記載的電子設(shè)備,其特征在于:
所述電子設(shè)備為個人計算機。
21.權(quán)利要求19中記載的電子設(shè)備,其特征在于:
所述電子設(shè)備為汽車導(dǎo)航系統(tǒng)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于羅姆股份有限公司,未經(jīng)羅姆股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210143949.8/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





