[發(fā)明專(zhuān)利]具有可編程抽頭的判定反饋均衡器有效
| 申請(qǐng)?zhí)枺?/td> | 201210135199.X | 申請(qǐng)日: | 2012-04-28 |
| 公開(kāi)(公告)號(hào): | CN103107964A | 公開(kāi)(公告)日: | 2013-05-15 |
| 發(fā)明(設(shè)計(jì))人: | 黃明杰;陳晶晶;陳建宏;鐘道文;林志昌;隋彧文 | 申請(qǐng)(專(zhuān)利權(quán))人: | 臺(tái)灣積體電路制造股份有限公司 |
| 主分類(lèi)號(hào): | H04L25/03 | 分類(lèi)號(hào): | H04L25/03 |
| 代理公司: | 北京德恒律師事務(wù)所 11306 | 代理人: | 陸鑫;房嶺梅 |
| 地址: | 中國(guó)臺(tái)*** | 國(guó)省代碼: | 中國(guó)臺(tái)灣;71 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 具有 可編程 抽頭 判定 反饋 均衡器 | ||
技術(shù)領(lǐng)域
本發(fā)明總的來(lái)說(shuō)涉及集成電路,更具體地,涉及判定反饋均衡器(DFE)。
背景技術(shù)
DFE用于設(shè)法通過(guò)信道均衡所接收信號(hào)的頻率響應(yīng)并增加眼開(kāi)程度(eye?opening)而不放大噪聲。一些接收的信號(hào)被先前接收的信號(hào)的延長(zhǎng)反射所干擾,使得對(duì)于DFE來(lái)說(shuō)難以均衡頻率響應(yīng)。
發(fā)明內(nèi)容
為了解決現(xiàn)有技術(shù)中所存在的缺陷,根據(jù)本發(fā)明的一方面,提供了一種具有可編程抽頭的判定反饋均衡器(DFE),包括:加法器,被配置為接收DFE輸入信號(hào);多個(gè)延遲元件,連接至所述加法器,其中,所述多個(gè)延遲元件串聯(lián)連接,并且每個(gè)延遲元件都提供所述延遲元件的輸入信號(hào)的對(duì)應(yīng)延遲信號(hào);以及權(quán)重發(fā)生器,被配置為提供多個(gè)抽頭權(quán)重,其中,所述DFE被配置為將每個(gè)抽頭權(quán)重乘以來(lái)自對(duì)應(yīng)延遲元件的所述對(duì)應(yīng)延遲信號(hào)以提供多個(gè)抽頭輸出,脈沖響應(yīng)是響應(yīng)于通過(guò)信道傳輸?shù)拿}沖信號(hào)的DFE輸入信號(hào),并且基于第一閾值與對(duì)應(yīng)于對(duì)應(yīng)抽頭輸出的每個(gè)脈沖響應(yīng)或每個(gè)抽頭權(quán)重的比較,每個(gè)抽頭輸出都選擇性地被啟用添加至所述加法器或者被禁用。
該DFE還包括:限幅器,連接在所述加法器和所述多個(gè)延遲元件的第一延遲元件之間,其中,其他延遲元件在所述第一延遲元件之后串聯(lián)連接。
在該DFE中,基于符號(hào)-符號(hào)最小均方(SSLMS)算法,在每個(gè)時(shí)鐘周期中更新所述多個(gè)抽頭權(quán)重。
在該DFE中,基于限幅器輸入減去限幅器輸出來(lái)計(jì)算所述SSLMS算法的第一符號(hào)元素。
在該DFE中,基于所述限幅器輸出計(jì)算所述SSLMS算法的第二符號(hào)元素。
在該DFE中,如果對(duì)應(yīng)的抽頭權(quán)重小于指定值,則減小所述加法器的偏差因數(shù),使得在每個(gè)時(shí)鐘周期中的抽頭權(quán)重改變對(duì)所述抽頭權(quán)重具有相對(duì)較小的總體影響。
在該DFE中,將所述DFE進(jìn)一步配置為啟用多達(dá)最大數(shù)量的抽頭輸出,并且最大數(shù)量是可編程的。
在該DFE中,基于第二閾值與對(duì)應(yīng)于對(duì)應(yīng)抽頭輸出的每個(gè)脈沖響應(yīng)或每個(gè)抽頭權(quán)重的比較,每個(gè)抽頭輸出都選擇性地被啟用添加至所述加法器或被禁用,并且所述第二閾值小于所述第一閾值。
在該DFE中,啟用第一抽頭輸出,其中,使第一抽頭權(quán)重乘以從所述DFE輸入信號(hào)延遲一個(gè)時(shí)鐘周期的第一延遲信號(hào)來(lái)得到所述第一抽頭輸出。
在該DFE中,每個(gè)延遲元件都包括觸發(fā)器。
根據(jù)本發(fā)明的另一方面,提供了一種操作具有可編程抽頭的判定反饋均衡器(DFE)的方法,包括:加法器接收DFE輸入信號(hào);將來(lái)自所述加法器的加法器輸出連接至多個(gè)延遲元件,其中,所述多個(gè)延遲元件串聯(lián)連接;所述多個(gè)延遲元件的每個(gè)延遲元件都提供延遲元件的輸入信號(hào)的對(duì)應(yīng)延遲信號(hào);使對(duì)應(yīng)的抽頭權(quán)重乘以來(lái)自對(duì)應(yīng)延遲元件的所述延遲信號(hào),以生成多個(gè)抽頭輸出的對(duì)應(yīng)抽頭輸出;基于第一閾值與對(duì)應(yīng)于每個(gè)抽頭輸出的對(duì)應(yīng)脈沖響應(yīng)或?qū)?yīng)抽頭權(quán)重的比較,選擇性地啟用或禁用每個(gè)抽頭輸出,其中,響應(yīng)于通過(guò)信道傳輸?shù)拿}沖信號(hào),所述脈沖響應(yīng)是DFE輸入信號(hào);以及將啟用的抽頭輸出添加至所述加法器。
該方法還包括:在所述加法器和所述多個(gè)延遲元件的第一延遲元件之間連接限幅器,其中,所述多個(gè)延遲元件的其他延遲元件在所述第一延遲元件之后串聯(lián)連接。
該方法還包括:基于符號(hào)-符號(hào)最小均方(SSLMS)算法,在每個(gè)時(shí)鐘周期中更新所述多個(gè)抽頭權(quán)重。
該方法還包括:基于將限幅器輸入減去限幅器輸出來(lái)計(jì)算所述SSLMS算法的第一符號(hào)元素。
該方法還包括:基于所述限幅器輸出計(jì)算所述SSLMS算法的第二符號(hào)元素。
該方法還包括:如果對(duì)應(yīng)的抽頭權(quán)重小于指定值,則減小所述加法器的偏差因數(shù),使得每個(gè)時(shí)鐘周期中的抽頭權(quán)重變化對(duì)抽頭權(quán)重具有相對(duì)較小的總體影響。
在該方法中,啟用多達(dá)指定最大數(shù)量的抽頭輸出,并且最大數(shù)量是可編程的。
在該方法中,選擇性地啟用或禁用每個(gè)抽頭輸出進(jìn)一步基于第二閾值與對(duì)應(yīng)于所述對(duì)應(yīng)抽頭輸出的每個(gè)脈沖響應(yīng)或每個(gè)抽頭權(quán)重的比較,并且所述第二閾值小于所述第一閾值。
在該方法中,啟用第一抽頭輸出,其中,將第一抽頭權(quán)重乘以從所述DFE輸入信號(hào)延遲一個(gè)時(shí)鐘周期的第一延遲信號(hào)來(lái)得到所述第一抽頭輸出。
該專(zhuān)利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專(zhuān)利權(quán)人授權(quán)。該專(zhuān)利全部權(quán)利屬于臺(tái)灣積體電路制造股份有限公司,未經(jīng)臺(tái)灣積體電路制造股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買(mǎi)此專(zhuān)利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210135199.X/2.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專(zhuān)利網(wǎng)。





