[實用新型]用于存儲器寫操作的裝置和芯片有效
| 申請號: | 201120217291.1 | 申請日: | 2011-06-24 |
| 公開(公告)號: | CN202275603U | 公開(公告)日: | 2012-06-13 |
| 發明(設計)人: | J·P·庫爾卡尼;M·M·黑勒亞;B·M·戈伊什肯斯;A·雷什歐迪伊;T·卡爾尼克;V·K·德 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G11C11/40 | 分類號: | G11C11/40;G11C7/12 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 劉瑜;王英 |
| 地址: | 美國加*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 存儲器 操作 裝置 芯片 | ||
1.一種用于存儲器寫操作的裝置,包括:
字線上的存儲單元;以及
耦合到所述字線的驅動器電路,用于將所述字線耦合到解除斷言狀態的接地基準,并且首先將所述字線耦合到電源基準,然后使所述字線懸空,以使所述字線電容升壓,以用于寫操作。
2.根據權利要求1所述的裝置,其中,所述驅動器包括由P-型晶體管和N-型晶體管構成的反相器。
3.根據權利要求2所述的裝置,其中,所述反相器具有連接到所述字線的輸出端,并且其中,所述P型晶體管和N型晶體管具有通過開關可控地彼此耦合的輸入端,使得所述輸出端能夠處于懸空狀態。
4.根據權利要求3所述的裝置,其中,所述開關是由N型晶體管和P型晶體管構成的傳送門。
5.根據權利要求1所述的裝置,其中,所述存儲器單元包括寄存器堆單元,所述寄存器堆單元具有用于寫和讀數據的單獨的位線和字線。
6.根據權利要求5所述的裝置,其中,所述存儲單元是8T單元。
7.根據權利要求1所述的裝置,其中,所述存儲單元包括6T靜態隨機存取存儲單元。
8.根據權利要求1所述的裝置,還包括互補寫位線對,所述互補寫位線對通過訪問晶體管耦合到所述存儲單元,其中,在數據被寫入存儲器單元之前,低值被施加到互補位線對中的每條位線。?
9.根據權利要求1所述的裝置,包括用于控制所述字線何時懸空的信號生成器電路,所述信號生成器電路包括可編程延遲。
10.一種用于存儲器寫操作的芯片,包括:
處理器,具有字線,其中多個存儲器單元通過訪問晶體管耦合到所述字線;以及
字線驅動器電路,連接到所述字線,用于施加第一狀態以使所述訪問晶體管截止,施加第二狀態以使所述訪問晶體管至少部分地導通,以及施加第三狀態以使所述訪問晶體管進一步導通,所述第二和第三狀態是要進入來將數據寫入所述存儲器單元中的。
11.根據權利要求10所述的芯片,其中,所述存儲器單元是8T單元。
12.根據權利要求10所述的芯片,其中,所述字線是用于激活所述訪問晶體管以將數據寫入所述存儲器單元的寫字線。
13.根據權利要求10所述的芯片,其中,所述驅動器包括第一晶體管和第二晶體管,所述第一晶體管在所述第一狀態期間將所述字線耦合到低基準,所述第二晶體管在所述第二狀態期間將所述字線耦合到高基準,其中,所述第一和第二晶體管二者在所述第三狀態期間從其基準去耦合以使所述字線懸空。
14.根據權利要求13所述的芯片,包括可編程延遲電路,所述可編程延遲電路耦合到所述第一和第二晶體管,以使所述第一和第二晶體管在所述第三狀態期間去耦合。
15.根據權利要求10所述的芯片,其中,所述存儲器單元是用于在所述處理器中實現寄存器堆的多個存儲器單元的部分。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201120217291.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:護理床上的定時左右側翻裝置
- 下一篇:一種新型乳房假體





