[發明專利]基于低壓檢測功能的復位電路無效
| 申請號: | 201110310571.1 | 申請日: | 2011-09-30 |
| 公開(公告)號: | CN102394612A | 公開(公告)日: | 2012-03-28 |
| 發明(設計)人: | 張俊;胡建國;王德明;丁一;譚洪舟 | 申請(專利權)人: | 廣州中大數碼科技有限公司 |
| 主分類號: | H03K17/22 | 分類號: | H03K17/22;G01R19/00 |
| 代理公司: | 廣州凱東知識產權代理有限公司 44259 | 代理人: | 李俊康 |
| 地址: | 511400 廣東省廣州市番禺區東環街迎*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 低壓 檢測 功能 復位 電路 | ||
技術領域
本發明涉及一種射頻識別系統復位電路,具體來說,涉及一種無源智能卡標簽芯片中基于低壓檢測功能的復位電路。
背景技術
射頻識別系統,是由電子標簽,讀寫器和計算機網絡組成的自動識別系統,通常由讀寫器在一個區域發射能量形成電磁場,電子標簽經過該區域時,檢測到讀寫器信號后發送存儲數據,讀寫器接收標簽發送的信號,解碼并校驗數據的準確性以達到識別的目的。
無源智能卡標簽芯片,指的是標簽內部無電池,依靠接收讀寫器發出的射頻信號,將載波轉化為直流電供芯片內部電路工作,它集成了微處理器(MCU)和存儲單元(隨機存儲器RAM、電可改寫可編程存儲器EEPROM以及固化了芯片操作系統的只讀存儲器ROM)。
復位電路,是一種為保證芯片中微機系統能在一個正常穩定的狀態下工作的電路結構。對于無源智能卡標簽芯片中的電路來說,電源是由外部讀寫器的能量來提供的,所以,對功耗的要求較為苛刻,而且電源電壓會受到各種環境因素的影響。當芯片的電源電壓突然衰減到一個很低的值時,芯片中的微處理器將會產生一些不確定的現象,很有可能在與讀寫器通信過程中使傳輸數據錯誤或損壞。而傳統的復位電路一般只具有上電復位功能,并另外加入數據保護電路,才能確保通信過程中數據的正確性。這不僅使電路結構更復雜,增加了面積和設計的困難度,且增加的另一部分數據保護電路產生了額外的功耗。
發明內容
針對以上的不足,本發明提供了一種結構簡單、功耗低的基于低壓檢測功能的復位電路,它包括:用于形成復位電路產生復位信號所需的門限電壓值,并根據門限電壓值界定電源VDD電壓上電或掉電過程中復位電路的工作狀態的電壓檢測模塊;用于在復位電路非正常工作時輸出低電平作為復位信號,以及在復位電路正常工作時輸出高電平的復位輸出模塊;用于在復位電路非正常工作時輸出低電平作為存儲器鎖使能信號,以及在復位電路正常工作時輸出高電平作為存儲器使能信號的電壓放大模塊。
它還包括對復位輸出模塊的輸出電壓進行整形的電壓整形A模塊。
它還包括對電壓放大模塊的輸出電壓進行整形的電壓整形B模塊。
所述電壓檢測模塊由電阻R11、電阻R12、PMOS?111、PMOS?112、PMOS?16、PMOS?17、PMOS?18、PMOS?19、NMOS?113、NMOS?13、NMOS14和NMOS?15組成,其中,電阻R11阻值大于電阻R12的阻值,電阻R11一端接電源VDD,電阻R11另一端通過結點b1與電阻R12一端串聯,電阻R12另一端通過結點b2連接NMOS?13的漏極和柵極,NMOS13的源極接地,PMOS?18的漏極接電源,PMOS?18的源極與PMOS?16的漏極相連,PMOS?18的柵極與PMOS?16和NMOS?14的柵極相連并連接到結點b1,PMOS?16的漏極通過結點N1與NMOS?14的漏極相連,NMOS14的源極接地,PMOS?19的漏極接電源,PMOS?19的源極與PMOS?17的漏極相連,PMOS?19的柵極與PMOS?17和NMOS?15的柵極相連并連接到結點b2,PMOS?17的漏極通過結點N2與NMOS?15的漏極相連,NMOS?15的源極接地,PMOS?111的漏極接電源,PMOS?111的源極與PMOS?112的漏極相連,PMOS?111的柵極與PMOS?112和NMOS?113的柵極相連并連接到結點b1,PMOS?112的漏極通過結點N3與NMOS?113的漏極相連,NMOS?113的源極接地。
所述復位輸出模塊由PMOS?24、PMOS25、PMOS26、NMOS?21、NMOS?22和NMOS?23組成,PMOS?24的源極接電源,PMOS?24的柵極與NMOS?21的柵極相連并連接到結點N1,PMOS?24的漏極通過結點up與NMOS?21的漏極相連,NMOS?21的源極接地,PMOS?25的源極接電源,PMOS?25的源極柵極與NMOS?22的柵極相連并連接到結點N2,PMOS?25的源極漏極通過結點down與NMOS?22的漏極相連,NMOS?22的源極接地,PMOS?26的源極接電源,PMOS?26的柵極連接到結點up,PMOS?26的漏極通過結點N4與NMOS?23的漏極相連,NMOS?23的柵極連接到結點down,NMOS?23的源極接地。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廣州中大數碼科技有限公司,未經廣州中大數碼科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110310571.1/2.html,轉載請聲明來源鉆瓜專利網。





