[發(fā)明專利]模擬錯誤產(chǎn)生設(shè)備無效
| 申請?zhí)枺?/td> | 201110289774.7 | 申請日: | 2011-09-20 |
| 公開(公告)號: | CN102436407A | 公開(公告)日: | 2012-05-02 |
| 發(fā)明(設(shè)計)人: | 福田高利 | 申請(專利權(quán))人: | 富士通株式會社 |
| 主分類號: | G06F11/10 | 分類號: | G06F11/10 |
| 代理公司: | 北京東方億思知識產(chǎn)權(quán)代理有限責(zé)任公司 11258 | 代理人: | 宋鶴 |
| 地址: | 日本神*** | 國省代碼: | 日本;JP |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 模擬 錯誤 產(chǎn)生 設(shè)備 | ||
1.一種模擬錯誤產(chǎn)生設(shè)備,包括:
信息存儲單元,該信息存儲單元存儲包括信息比特和冗余比特的數(shù)據(jù);
讀取單元,該讀取單元在不執(zhí)行錯誤檢測或錯誤校正的情況下從所述信息存儲單元中的任意設(shè)置的地址讀取包括信息比特和冗余比特的數(shù)據(jù);以及
回寫單元,該回寫單元對包括信息比特和冗余比特的所讀取的數(shù)據(jù)中的任意設(shè)置的比特位置處的至少一個比特進(jìn)行反轉(zhuǎn),并且將比特反轉(zhuǎn)后的數(shù)據(jù)寫回所述信息存儲單元中的原始地址。
2.根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備,還包括:
錯誤產(chǎn)生間隔設(shè)置單元,該錯誤產(chǎn)生間隔設(shè)置單元設(shè)置包括所述讀取單元的讀取操作和所述回寫單元的回寫操作的一系列操作被重復(fù)執(zhí)行的時間間隔。
3.根據(jù)權(quán)利要求2所述的模擬錯誤產(chǎn)生設(shè)備,其中:
所述錯誤產(chǎn)生間隔設(shè)置單元包括保存不同時間間隔的多個設(shè)置單元,并且能夠在從所述設(shè)置單元中的一個設(shè)置單元切換到另一個設(shè)置單元的同時使用所述設(shè)置單元。
4.根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備,其中:
所述信息存儲單元包括多個存儲器裝置;并且
所述設(shè)備還包括存儲器選擇單元,該存儲器選擇單元能夠設(shè)置所述存儲器裝置中的將被執(zhí)行所述讀取單元的讀取操作和所述回寫單元的回寫操作的存儲器裝置。
5.根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備,其中,所述讀取單元的讀取操作和所述回寫單元的回寫操作在CPU終止對所述信息存儲單元的訪問之后被執(zhí)行。
6.根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備,其中,在所述讀取單元的讀取操作和所述回寫單元的回寫操作被執(zhí)行時,CPU對所述信息存儲單元的訪問是不被允許的。
7.根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備,其中,所述任意設(shè)置的地址是由在用最大值和最小值限定的范圍內(nèi)生成的隨機(jī)數(shù)指定的。
8.根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備,其中,所述任意設(shè)置的比特位置是由在用最大值和最小值限定的范圍內(nèi)生成的隨機(jī)數(shù)指定的。
9.根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備,其中:
所述信息存儲單元是緩沖存儲器;并且
所述讀取單元的讀取操作和所述回寫單元的回寫操作針對包括信息比特和冗余比特的數(shù)據(jù)被執(zhí)行,其中所述信息比特包含有存儲在所述緩沖存儲器中的標(biāo)簽部分。
10.根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備,還包括:
n進(jìn)制計數(shù)器,該n進(jìn)制計數(shù)器能夠?qū)設(shè)置為由所述n進(jìn)制計數(shù)器增大的值,其中n是最大值,其中:
當(dāng)一比特的模擬錯誤被產(chǎn)生n次時,兩個以上比特的模擬錯誤被產(chǎn)生一次。
11.根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備,其中,所述讀取單元和所述回寫單元分別被設(shè)置在多個集合中。
12.根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備,設(shè)置有:
具有緩沖存儲器裝置的多個CPU;以及
向所述多個CPU中的多個緩沖存儲器裝置分配地址并且隨機(jī)生成所述地址的機(jī)制。
13.一種半導(dǎo)體裝置,包括:
根據(jù)權(quán)利要求1所述的模擬錯誤產(chǎn)生設(shè)備。
14.一種在信息設(shè)備中產(chǎn)生模擬錯誤的方法,其中該信息設(shè)備具有存儲包括信息比特和冗余比特的數(shù)據(jù)的信息存儲單元,該方法包括:
在不執(zhí)行錯誤檢測或錯誤校正的情況下,從所述信息存儲單元中的任意設(shè)置的地址讀取包括信息比特和冗余比特的數(shù)據(jù);
對包括信息比特和冗余比特的所讀取的數(shù)據(jù)中的任意設(shè)置的比特位置處的至少一個比特進(jìn)行反轉(zhuǎn),并且將比特反轉(zhuǎn)后的數(shù)據(jù)寫回所述信息存儲單元中的原始地址。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于富士通株式會社,未經(jīng)富士通株式會社許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110289774.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 時鐘產(chǎn)生電路及產(chǎn)生方法
- 用于產(chǎn)生有用媒體流、尤其用于產(chǎn)生聲音的產(chǎn)生設(shè)備
- 顯示路徑的產(chǎn)生方法、產(chǎn)生設(shè)備和產(chǎn)生程序
- 信號產(chǎn)生裝置及其產(chǎn)生方法
- 諧波產(chǎn)生裝置及其產(chǎn)生方法
- 氫產(chǎn)生催化劑、氫產(chǎn)生方法、氫產(chǎn)生裝置
- FRU產(chǎn)生裝置及其產(chǎn)生方法
- 信號產(chǎn)生電路及信號產(chǎn)生方法
- 蒸汽產(chǎn)生裝置和蒸汽產(chǎn)生設(shè)備
- 音頻產(chǎn)生裝置及音頻產(chǎn)生方法
- 傳感設(shè)備、檢索設(shè)備和中繼設(shè)備
- 簽名設(shè)備、檢驗設(shè)備、驗證設(shè)備、加密設(shè)備及解密設(shè)備
- 色彩調(diào)整設(shè)備、顯示設(shè)備、打印設(shè)備、圖像處理設(shè)備
- 驅(qū)動設(shè)備、定影設(shè)備和成像設(shè)備
- 發(fā)送設(shè)備、中繼設(shè)備和接收設(shè)備
- 定點設(shè)備、接口設(shè)備和顯示設(shè)備
- 傳輸設(shè)備、DP源設(shè)備、接收設(shè)備以及DP接受設(shè)備
- 設(shè)備綁定方法、設(shè)備、終端設(shè)備以及網(wǎng)絡(luò)側(cè)設(shè)備
- 設(shè)備、主設(shè)備及從設(shè)備
- 設(shè)備向設(shè)備轉(zhuǎn)發(fā)





