[發明專利]用于脈沖鎖存器的時鐘樹有效
| 申請號: | 201110225354.2 | 申請日: | 2011-08-08 |
| 公開(公告)號: | CN102375472A | 公開(公告)日: | 2012-03-14 |
| 發明(設計)人: | 葉海亞·馬拉姆;邁克爾·吉魯;萊昂內爾·卓爾 | 申請(專利權)人: | 道芬綜合公司 |
| 主分類號: | G06F1/10 | 分類號: | G06F1/10;H03K3/02 |
| 代理公司: | 北京安信方達知識產權代理有限公司 11262 | 代理人: | 張春媛;閻娬斌 |
| 地址: | 法國*** | 國省代碼: | 法國;FR |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 脈沖 鎖存器 時鐘 | ||
1.一種時鐘樹(200)電路設計的計算機實現方法,該時鐘樹(200)包括:多個脈沖發生器(202),每一個連接到一個或多個脈沖鎖存器的輸入端并布置為產生脈沖信號(PS);以及緩沖器(204)樹,用于為脈沖發生器提供時鐘信號(CLK),該方法包括:
基于由計算機進行的時鐘樹中時鐘邊沿的傳播的時序分析,進行不具有脈沖發生器的時鐘樹設計;及
由計算機將時鐘樹中的至少一個連接到每個脈沖鎖存器的輸入端的緩沖器替代為脈沖發生器。
2.如權利要求1的方法,還包括在替代步驟之后,由所述計算機進行時鐘樹電路的時序分析。
3.如權利要求1的方法,其中,在所述時鐘邊沿時序分析期間,所述時鐘樹的每個緩沖器由與所述脈沖發生器相同的電路實現,除了其脈沖發生功能由所述計算機轉化為非激活狀態,并且用脈沖發生器替代每個鎖存器之前的最后一個緩沖器的步驟包括由所述計算機再次激活所述最后一個緩沖器的脈沖發生功能。
4.如權利要求1的方法,其中,在所述時鐘邊沿時序分析期間,所述時鐘樹的每個緩沖器由包括邏輯門(402)和延遲塊(404)的電路實現,其中,邏輯門(402)具有用于接收所述時鐘信號的第一輸入端,延遲塊(404)用于生成所述時鐘信號的延遲且倒置版本(CLK′),其中,所述邏輯塊的第二輸入端連接到參考電壓。
5.如權利要求4的方法,其中,由計算機用脈沖發生器替代至少一個緩沖器的步驟包括將所述邏輯門的第二輸入端從所述參考電壓斷開并將其連接到所述延遲塊的輸出端。
6.一種方法,包括:
根據權利要求1的由計算機實現時鐘樹的設計;及
根據所述設計制造電路。
7.一種計算機,其程序化為實現權利要求1的方法。
8.一種數字存儲媒體,其存儲當執行時適于實現權利要求1的方法的程序。
9.一種用于為多個脈沖鎖存器提供脈沖信號(PS)的時鐘樹,其包括:
多個脈沖發生器(202),每一個連接用于控制所述多個脈沖鎖存器中的至少一個;及
緩沖器樹,用于為所述脈沖發生器的每一個提供時鐘信號(CLK),其中所述緩沖器樹包括與所述脈沖發生器相同的電路,除了緩沖的脈沖發生功能被轉化為未激活狀態。
10.如權利要求9的時鐘樹,其中,所述緩沖器樹中的每個緩沖器包括邏輯門(402)和延遲塊(404),其中,邏輯門(402)具有用于接收所述時鐘信號的第一輸入端,延遲塊(404)用于生成所述時鐘信號的延遲且倒置版本(CLK′),其中,所述邏輯塊的第二輸入端連接到參考電壓。
11.如權利要求10的時鐘樹,其中,所述邏輯門是NAND門(402)。
12.一種集成電路,其包括由多個脈沖鎖存器同步的邏輯電路以及權利要求9的時鐘樹,該時鐘樹經布置用于為每個所述脈沖鎖存器提供脈沖信號(PS)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于道芬綜合公司,未經道芬綜合公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110225354.2/1.html,轉載請聲明來源鉆瓜專利網。





