[發(fā)明專利]具有ECC電路的半導體存儲系統(tǒng)及其控制方法無效
| 申請?zhí)枺?/td> | 201010580449.1 | 申請日: | 2010-12-09 |
| 公開(公告)號: | CN102110481A | 公開(公告)日: | 2011-06-29 |
| 發(fā)明(設計)人: | 申榮均;洪成熙;李大喜;金鍾佳 | 申請(專利權)人: | 海力士半導體有限公司;帕克斯磁盤有限公司 |
| 主分類號: | G11C29/42 | 分類號: | G11C29/42 |
| 代理公司: | 北京弘權知識產(chǎn)權代理事務所(普通合伙) 11363 | 代理人: | 郭放;黃啟行 |
| 地址: | 韓國*** | 國省代碼: | 韓國;KR |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 具有 ecc 電路 半導體 存儲系統(tǒng) 及其 控制 方法 | ||
1.一種半導體儲存系統(tǒng),包括:
具有多個存儲單元的存儲區(qū);和
具有數(shù)據(jù)控制單元的存儲控制器;
其中,所述數(shù)據(jù)控制單元包括寫入控制單元,所述寫入控制單元被配置為:在寫入操作期間對輸入數(shù)據(jù)執(zhí)行第一錯誤檢查糾正編碼、即第一ECC編碼以產(chǎn)生第一編碼輸入數(shù)據(jù),壓縮所述第一編碼輸入數(shù)據(jù)以產(chǎn)生壓縮輸入數(shù)據(jù),對所述壓縮輸入數(shù)據(jù)執(zhí)行第二ECC編碼以產(chǎn)生第二編碼輸入數(shù)據(jù),并將所述第二編碼輸入數(shù)據(jù)寫入所述存儲區(qū)中作為寫入數(shù)據(jù)。
2.如權利要求1所述的半導體儲存系統(tǒng),其中,所述數(shù)據(jù)控制單元還包括讀取控制單元,所述讀取控制單元被配置為:在讀取操作期間從所述存儲區(qū)讀取輸出數(shù)據(jù),對所述輸出數(shù)據(jù)執(zhí)行第一ECC譯碼以產(chǎn)生第一譯碼輸出數(shù)據(jù),解壓縮所述第一譯碼輸出數(shù)據(jù)以產(chǎn)生解壓縮輸出數(shù)據(jù),對所述解壓縮輸出數(shù)據(jù)執(zhí)行第二ECC譯碼以產(chǎn)生第二譯碼輸出數(shù)據(jù),并輸出所述第二譯碼輸出數(shù)據(jù)作為讀取數(shù)據(jù)。
3.如權利要求2所述的半導體儲存系統(tǒng),其中,所述寫入控制單元包括:
第一編碼器,所述第一編碼器被配置為對所述輸入數(shù)據(jù)進行編碼以提供一個或更多個第一奇偶校驗位;
壓縮單元,所述壓縮單元被配置為壓縮所述第一編碼器的結(jié)果;以及
第二編碼器,所述第二編碼器被配置為對所述壓縮單元的結(jié)果進行編碼以提供一個或更多個第二奇偶校驗位。
4.如權利要求2所述的半導體儲存系統(tǒng),其中,所述讀取控制單元包括:
第一譯碼器,所述第一譯碼器被配置為使用所述一個或更多個第二奇偶校驗位對所述存儲區(qū)域中的數(shù)據(jù)進行譯碼;
解壓縮單元,所述解壓縮單元被配置為解壓縮所述第一譯碼器的結(jié)果;以及
第二譯碼器,所述第二譯碼器被配置為使用所述一個或更多個第一奇偶校驗位對所述解壓縮單元的結(jié)果進行譯碼。
5.如權利要求2所述的半導體儲存系統(tǒng),其中,所述半導體儲存系統(tǒng)包括NAND快閃存儲器。
6.如權利要求3所述的半導體儲存系統(tǒng),其中,所述一個或更多個第一奇偶校驗位由單個比特構成。
7.如權利要求3所述的半導體儲存系統(tǒng),其中,所述一個或更多個第二奇偶校驗位由單個比特構成。
8.一種控制半導體儲存系統(tǒng)的方法,包括以下步驟:
接收輸入數(shù)據(jù);
對所述輸入數(shù)據(jù)執(zhí)行第一錯誤檢查糾正編碼、即第一ECC編碼,以產(chǎn)生第一編碼輸入數(shù)據(jù);
壓縮所述第一編碼輸入數(shù)據(jù),以產(chǎn)生壓縮輸入數(shù)據(jù);
對所述壓縮輸入數(shù)據(jù)執(zhí)行第二ECC編碼,以產(chǎn)生第二編碼輸入數(shù)據(jù);以及
將所述第二編碼輸入數(shù)據(jù)寫入所述半導體儲存系統(tǒng)的存儲區(qū)中。
9.如權利要求8所述的方法,還包括以下步驟:
從所述半導體儲存系統(tǒng)的所述存儲區(qū)域中讀取輸出數(shù)據(jù);
對所述輸出數(shù)據(jù)執(zhí)行第一ECC譯碼,以產(chǎn)生第一譯碼輸出數(shù)據(jù);
解壓縮所述第一譯碼輸出數(shù)據(jù),以產(chǎn)生解壓縮輸出數(shù)據(jù);
對所述解壓縮輸出數(shù)據(jù)執(zhí)行第二ECC譯碼,以產(chǎn)生第二譯碼輸出數(shù)據(jù);以及
將所述第二譯碼輸出數(shù)據(jù)輸出作為讀取數(shù)據(jù)。
10.如權利要求8所述的方法,其中,執(zhí)行第一ECC編碼的步驟包括對所述輸入數(shù)據(jù)進行編碼以提供一個或更多個第一奇偶校驗位;并且
執(zhí)行第二ECC編碼的步驟包括對所述壓縮輸入數(shù)據(jù)進行編碼以提供一個或更多個第二奇偶校驗位。
11.如權利要求10所述的方法,其中,執(zhí)行第一ECC譯碼的步驟包括使用所述一個或更多個第二奇偶校驗位對所述輸出數(shù)據(jù)執(zhí)行所述第一ECC譯碼;并且執(zhí)行所述第二ECC譯碼的步驟包括使用所述一個或更多個第一奇偶校驗位對所述解壓縮輸出數(shù)據(jù)執(zhí)行所述第二ECC譯碼。
12.如權利要求8所述的方法,其中,所述第一ECC編碼包括里德所羅門編碼算法。
13.如權利要求8所述的方法,其中,所述半導體儲存系統(tǒng)包括NAND快閃存儲器。
14.如權利要求10所述的方法,其中,所述一個或更多個第一奇偶校驗位由單個比特構成。
15.如權利要求10所述的方法,其中,所述一個或更多個第二奇偶校驗位由單個比特構成。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于海力士半導體有限公司;帕克斯磁盤有限公司,未經(jīng)海力士半導體有限公司;帕克斯磁盤有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010580449.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





