[發(fā)明專利]一種通過(guò)單個(gè)總線接口傳輸多路數(shù)據(jù)流的電路系統(tǒng)有效
| 申請(qǐng)?zhí)枺?/td> | 201010515920.9 | 申請(qǐng)日: | 2010-10-22 |
| 公開(kāi)(公告)號(hào): | CN101982817A | 公開(kāi)(公告)日: | 2011-03-02 |
| 發(fā)明(設(shè)計(jì))人: | 王振國(guó) | 申請(qǐng)(專利權(quán))人: | 王振國(guó) |
| 主分類號(hào): | G06F13/42 | 分類號(hào): | G06F13/42 |
| 代理公司: | 北京市盛峰律師事務(wù)所 11337 | 代理人: | 李賀香 |
| 地址: | 100012 北京市朝陽(yáng)*** | 國(guó)省代碼: | 北京;11 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 通過(guò) 單個(gè) 總線接口 傳輸 路數(shù) 電路 系統(tǒng) | ||
1.一種通過(guò)單個(gè)總線接口傳輸多路數(shù)據(jù)流的電路系統(tǒng),其特征在于,在接口硬件和待分析電路之間依次連接有數(shù)據(jù)協(xié)議轉(zhuǎn)換模塊、數(shù)據(jù)類別識(shí)別模塊和至少兩個(gè)先進(jìn)先出緩沖器FIFO;
所述數(shù)據(jù)協(xié)議轉(zhuǎn)換模塊用于將來(lái)自所述接口硬件的數(shù)據(jù)轉(zhuǎn)換為適合所述FIFO傳輸協(xié)議的數(shù)據(jù),和用于將來(lái)自所述FIFO的數(shù)據(jù)轉(zhuǎn)換為適合所述接口硬件傳輸協(xié)議的數(shù)據(jù);
所述數(shù)據(jù)類別識(shí)別模塊用于接收來(lái)自所述數(shù)據(jù)協(xié)議轉(zhuǎn)換模塊的數(shù)據(jù),并識(shí)別所述數(shù)據(jù)的類別,根據(jù)所述數(shù)據(jù)的類別確定所述數(shù)據(jù)需要發(fā)送到的目標(biāo)FIFO,并將所述數(shù)據(jù)發(fā)送給所述目標(biāo)FIFO;和用于接收來(lái)自所述FIFO的數(shù)據(jù),識(shí)別所述數(shù)據(jù)的類別,并將攜帶有數(shù)據(jù)類別信息的數(shù)據(jù)發(fā)送給所述接口硬件;
所述FIFO包括:第一類FIFO和第二類FIFO;所述第一類FIFO用于接收并存儲(chǔ)來(lái)自所述數(shù)據(jù)類別識(shí)別模塊的數(shù)據(jù),并將該數(shù)據(jù)發(fā)送給所述待分析電路;所述第二類FIFO用于接收并存儲(chǔ)來(lái)自所述待分析電路的數(shù)據(jù),并將該數(shù)據(jù)發(fā)送給所述數(shù)據(jù)類別識(shí)別模塊;
所述FIFO還連接有信息收集裝置,用于收集表示所述FIFO自身存儲(chǔ)比例的狀態(tài)標(biāo)志,并將所述狀態(tài)標(biāo)志發(fā)送給判決器;
所述判決器根據(jù)所述狀態(tài)標(biāo)志控制所述待分析電路的開(kāi)關(guān)狀態(tài)以及調(diào)度所述FIFO使用所述接口硬件的順序。
2.根據(jù)權(quán)利要求1所述的電路系統(tǒng),其特征在于,所述第一類FIFO包括:FIFO1和FIFO4;所述第二類FIFO包括:FIFO2,F(xiàn)IFO3和FIFO5;
所述FIFO1用于接收并存儲(chǔ)來(lái)自所述數(shù)據(jù)類別識(shí)別模塊的所述待分析電路的輸入信號(hào),并將該輸入信號(hào)發(fā)送給所述待分析電路;
所述FIFO2用于接收并存儲(chǔ)對(duì)所述待分析電路的輸入信號(hào)進(jìn)行采樣得到的采樣信號(hào),并將該采樣信號(hào)發(fā)送給所述數(shù)據(jù)類別識(shí)別模塊;
在所述待分析電路對(duì)所述輸入信號(hào)進(jìn)行處理后得到實(shí)際響應(yīng)信號(hào),并將該實(shí)際響應(yīng)信號(hào)分別發(fā)送給FIFO3和所述待分析電路配置的比較與檢查模塊;
所述FIFO3用于接收并存儲(chǔ)所述實(shí)際響應(yīng)信號(hào),并將該實(shí)際響應(yīng)信號(hào)發(fā)送給所述數(shù)據(jù)類別識(shí)別模塊;
所述FIFO4用于接收并存儲(chǔ)與所述待分析電路的輸入信號(hào)對(duì)應(yīng)的期望響應(yīng)信號(hào),并將該期望響應(yīng)信號(hào)發(fā)送給所述比較與檢查模塊;
在所述比較與檢查模塊將所述實(shí)際響應(yīng)信號(hào)和所述期望響應(yīng)信號(hào)進(jìn)行比較后,將比較結(jié)果發(fā)送給所述FIFO5;
所述FIFO5用于接收并存儲(chǔ)所述比較與檢查模塊發(fā)送的所述比較結(jié)果,并將該比較結(jié)果發(fā)送給所述數(shù)據(jù)類別識(shí)別模塊。
3.根據(jù)權(quán)利要求1所述的電路系統(tǒng),其特征在于,表示所述FIFO自身存儲(chǔ)比例的狀態(tài)標(biāo)志包括:空標(biāo)志、滿標(biāo)志;
所述判決器根據(jù)所述狀態(tài)標(biāo)志控制所述待分析電路的開(kāi)關(guān)狀態(tài)具體為:
當(dāng)所述第一類FIFO中存在具有空標(biāo)志的FIFO并且數(shù)據(jù)并未傳輸完時(shí),關(guān)掉所述待分析電路的時(shí)鐘,直到該具有空標(biāo)志的FIFO重新獲得數(shù)據(jù),并且所述第一類FIFO中不存在具有空標(biāo)志的FIFO時(shí),則打開(kāi)所述待分析電路的時(shí)鐘;
當(dāng)所述第二類FIFO中存在具有滿標(biāo)志的FIFO時(shí),關(guān)掉所述待分析電路的時(shí)鐘,直到該具有滿標(biāo)志的FIFO不再為滿,并且所述第二類FIFO中不存在具有滿標(biāo)志的FIFO時(shí),則打開(kāi)所述待分析電路的時(shí)鐘。
4.根據(jù)權(quán)利要求1所述的電路系統(tǒng),其特征在于,表示所述FIFO自身存儲(chǔ)比例的狀態(tài)標(biāo)志包括:空標(biāo)志、滿標(biāo)志、即將空標(biāo)志和即將滿標(biāo)志;
所述判決器根據(jù)所述狀態(tài)標(biāo)志調(diào)度所述FIFO使用所述接口硬件的順序具體為:
判斷所述第二類FIFO中是否存在具有滿標(biāo)志的FIFO,如果判斷結(jié)果為是,則優(yōu)先使所述第二類FIFO使用所述接口硬件;如果判斷結(jié)果為否,則進(jìn)一步判斷所述第一類FIFO中是否存在具有空標(biāo)志的FIFO并且該具有空標(biāo)志的FIFO仍然需要傳輸數(shù)據(jù),如果判斷結(jié)果為是,則優(yōu)先使所述第一類FIFO使用所述接口硬件;如果判斷結(jié)果為否,則進(jìn)一步判斷所述第二類FIFO中是否存在具有即將滿標(biāo)志的FIFO,如果判斷結(jié)果為是,則優(yōu)先使所述第二類FIFO使用所述接口硬件;如果判斷結(jié)果為否,則進(jìn)一步判斷所述第一類FIFO中是否存在具有即將空標(biāo)志的FIFO并且該具有即將空標(biāo)志的FIFO仍然需要傳輸數(shù)據(jù),如果判斷結(jié)果為是,則優(yōu)先使所述第一類FIFO使用所述接口硬件;如果判斷結(jié)果為否,則根據(jù)實(shí)際需要靈活調(diào)度所述FIFO使用所述接口硬件的順序。
5.根據(jù)權(quán)利要求1至5任一項(xiàng)所述的電路系統(tǒng),其特征在于,所述接口硬件具體為:USB、PCI或PCI-E。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于王振國(guó),未經(jīng)王振國(guó)許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010515920.9/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類





