[發(fā)明專利]多核處理器的數(shù)據(jù)管理方法及裝置有效
| 申請?zhí)枺?/td> | 201010508870.1 | 申請日: | 2010-10-12 |
| 公開(公告)號: | CN102446159A | 公開(公告)日: | 2012-05-09 |
| 發(fā)明(設(shè)計)人: | 李宏亮;鄭方;謝向輝;郝子宇;胡蘇太;唐勇 | 申請(專利權(quán))人: | 無錫江南計算技術(shù)研究所 |
| 主分類號: | G06F15/167 | 分類號: | G06F15/167;G06F12/02 |
| 代理公司: | 北京集佳知識產(chǎn)權(quán)代理有限公司 11227 | 代理人: | 駱蘇華 |
| 地址: | 214083 江蘇*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 多核 處理器 數(shù)據(jù)管理 方法 裝置 | ||
1.一種多核處理器的數(shù)據(jù)管理方法,其特征在于,所述多核處理器包括處理器核心陣列和處理器核心互連結(jié)構(gòu),所述處理器核心陣列包括多個處理器核心,所述處理器核心包括具有多個存儲單元的核內(nèi)存儲器,所述處理器核心互連結(jié)構(gòu)用于所述處理器核心陣列中任意兩處理器核心間的通信;所述多核處理器的數(shù)據(jù)管理方法包括:
對所述處理器核心的核內(nèi)存儲器的存儲單元分配存儲地址;
根據(jù)所述存儲單元的存儲地址在至少一個處理器核心的核內(nèi)存儲器和主存之間進行數(shù)據(jù)傳輸。
2.如權(quán)利要求1所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,還包括:根據(jù)所述存儲單元的存儲地址在多個處理器核心的核內(nèi)存儲器之間進行數(shù)據(jù)傳輸。
3.如權(quán)利要求1所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,所述對所述處理器核心的核內(nèi)存儲器的存儲單元分配存儲地址包括:將所述多個處理器核心排序,對所述排序的處理器核心的核內(nèi)存儲器的存儲單元進行連續(xù)編址,其中,同一處理器核心的核內(nèi)存儲器中存儲單元的存儲地址相連續(xù),后一處理器核心的核內(nèi)存儲器中第一個存儲單元的存儲地址與前一處理器核心的核內(nèi)存儲器中最后一個存儲單元的存儲地址相連續(xù)。
4.如權(quán)利要求3所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,所述根據(jù)所述存儲單元的存儲地址在至少一個處理器核心的核內(nèi)存儲器和主存之間進行數(shù)據(jù)傳輸包括:從所述主存的多個主存單元中獲取多個數(shù)據(jù)單元,將所述多個數(shù)據(jù)單元存儲于預定處理器核心的核內(nèi)存儲器的連續(xù)多個存儲單元中。
5.如權(quán)利要求3所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,所述根據(jù)所述存儲單元的存儲地址在至少一個處理器核心的核內(nèi)存儲器和主存之間進行數(shù)據(jù)傳輸包括:從預定處理器核心的核內(nèi)存儲器的連續(xù)多個存儲單元中獲取多個數(shù)據(jù)單元,將所述多個數(shù)據(jù)單元存儲于所述主存的多個主存單元中。
6.如權(quán)利要求3所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,所述根據(jù)所述存儲單元的存儲地址在至少一個處理器核心的核內(nèi)存儲器和主存之間進行數(shù)據(jù)傳輸包括:從所述主存中獲取多個數(shù)據(jù)單元,將所述多個數(shù)據(jù)單元廣播存儲于多個處理器核心的核內(nèi)存儲器的連續(xù)多個存儲單元中。
7.如權(quán)利要求6所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,所述將所述多個數(shù)據(jù)單元廣播存儲于多個處理器核心的核內(nèi)存儲器的連續(xù)多個存儲單元中是指將所述多個數(shù)據(jù)單元存儲于每個處理器核心的核內(nèi)存儲器的連續(xù)多個存儲單元中。
8.如權(quán)利要求6所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,所述將所述多個數(shù)據(jù)單元廣播存儲于多個處理器核心的核內(nèi)存儲器的連續(xù)多個存儲單元中是指將所述多個數(shù)據(jù)單元存儲于指定處理器核心以外的其他處理器核心的核內(nèi)存儲器的連續(xù)多個存儲單元中。
9.如權(quán)利要求1所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,所述對所述處理器核心的核內(nèi)存儲器的存儲單元分配存儲地址包括:對所述處理器核心陣列的處理器核心的核內(nèi)存儲器的存儲單元進行行編址,其中,同一行相鄰列的處理器核心的核內(nèi)存儲器中同一個存儲單元的存儲地址相連續(xù),后一行第一列的處理器核心的核內(nèi)存儲器中第一個存儲單元的存儲地址與前一行最后一列的處理器核心的核內(nèi)存儲器中最后一個存儲單元的存儲地址相連續(xù)。
10.如權(quán)利要求9所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,所述根據(jù)所述存儲單元的存儲地址在至少一個處理器核心的核內(nèi)存儲器和主存之間進行數(shù)據(jù)傳輸包括:從所述主存的多個主存單元中獲取多個數(shù)據(jù)單元,將所述多個數(shù)據(jù)單元存儲于預定行的處理器核心的核內(nèi)存儲器的連續(xù)多個存儲單元中。
11.如權(quán)利要求9所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,所述根據(jù)所述存儲單元的存儲地址在至少一個處理器核心的核內(nèi)存儲器和主存之間進行數(shù)據(jù)傳輸包括:從預定行的處理器核心的核內(nèi)存儲器的連續(xù)多個存儲單元中獲取多個數(shù)據(jù)單元,將所述多個數(shù)據(jù)單元存儲于所述主存的多個主存單元中。
12.如權(quán)利要求9所述的多核處理器的數(shù)據(jù)管理方法,其特征在于,所述根據(jù)所述存儲單元的存儲地址在至少一個處理器核心的核內(nèi)存儲器和主存之間進行數(shù)據(jù)傳輸包括:從所述主存的多個主存單元中獲取多個數(shù)據(jù)單元,將所述多個數(shù)據(jù)單元廣播存儲于多行處理器核心的核內(nèi)存儲器的連續(xù)多個存儲單元中。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于無錫江南計算技術(shù)研究所,未經(jīng)無錫江南計算技術(shù)研究所許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010508870.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
G06F 電數(shù)字數(shù)據(jù)處理
G06F15-00 通用數(shù)字計算機
G06F15-02 .通過鍵盤輸入的手動操作,以及應用機內(nèi)程序的計算,例如,袖珍計算器
G06F15-04 .在引入被處理的數(shù)據(jù)的同時,進行編制程序的,例如,在同一記錄載體上
G06F15-08 .應用插接板編制程序的
G06F15-16 .兩個或多個數(shù)字計算機的組合,其中每臺至少具有一個運算器、一個程序器及一個寄存器,例如,用于數(shù)個程序的同時處理
G06F15-18 .其中,根據(jù)計算機本身在一個完整的運行期間內(nèi)所取得的經(jīng)驗來改變程序的;學習機器
- 民用大飛機機載網(wǎng)絡的數(shù)據(jù)管理系統(tǒng)及方法
- 一種移動應用安全管控方法和設(shè)備
- 基于數(shù)據(jù)庫管理系統(tǒng)的電極加工管理系統(tǒng)
- 一種數(shù)據(jù)管理方法及裝置
- 基于XBRL標準的主數(shù)據(jù)管理系統(tǒng)的設(shè)計方法
- 大數(shù)據(jù)環(huán)境下實現(xiàn)數(shù)據(jù)管理能力評估的系統(tǒng)及其方法
- 一種基于Hadoop的數(shù)據(jù)管理系統(tǒng)及其管理方法
- 物聯(lián)網(wǎng)檢測數(shù)據(jù)管理系統(tǒng)及物聯(lián)網(wǎng)檢測數(shù)據(jù)管理方法
- 基于核心對象的一體化數(shù)據(jù)管理系統(tǒng)
- 數(shù)據(jù)管理方法、數(shù)據(jù)管理裝置、電子設(shè)備及存儲介質(zhì)





