[發明專利]輸入接口電路無效
| 申請號: | 201010237093.1 | 申請日: | 2010-07-21 |
| 公開(公告)號: | CN101996674A | 公開(公告)日: | 2011-03-30 |
| 發明(設計)人: | 渡邊一央 | 申請(專利權)人: | 瑞薩電子株式會社 |
| 主分類號: | G11C7/10 | 分類號: | G11C7/10 |
| 代理公司: | 中原信達知識產權代理有限責任公司 11219 | 代理人: | 孫志湧;穆德駿 |
| 地址: | 日本神*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 輸入 接口 電路 | ||
1.一種輸入接口電路,包括:
輸入第一級電路,所述輸入第一級電路被連接至信號端子,所述信號端子接收外部數據;和
相位調整電路,所述相位調整電路將外部輸入時鐘和鎖存時序信號調整為同相,所述鎖存時序信號被輸出到包括在所述輸入第一級電路中的鎖存電路,
其中,所述相位調整電路響應于在所述時鐘和從所述時鐘復制的來自復制延遲電路的輸出之間的比較結果調整經過時鐘樹電路并且被提供給所述鎖存電路的鎖存時序信號的延遲時間。
2.根據權利要求1所述的輸入接口電路,其中所述相位調整電路包括:
延遲調整電路,所述延遲調整電路調整所述時鐘的延遲時間;
復制時鐘樹電路,所述復制時鐘樹電路接收具有由所述延遲調整電路調整的延遲時間的時鐘,所述復制時鐘樹電路是所述時鐘樹電路的復制;
相位比較器,所述相位比較器比較來自所述復制時鐘樹電路的輸出結果和所述時鐘的相位;以及
延遲調整控制電路,所述延遲調整控制電路響應于所述相位比較器的比較結果調整所述延遲調整電路的延遲量。
3.根據權利要求2所述的輸入接口電路,其中所述延遲調整電路包括:
粗延遲調整電路,所述粗延遲調整電路粗調所述時鐘的延遲時間;和
微延遲調整電路,所述微延遲調整電路微調所述時鐘的延遲時間,
其中,所述粗延遲調整電路粗調所述時鐘的延遲時間,并且然后,所述微延遲調整電路微調所述時鐘的延遲時間。
4.根據權利要求2所述的輸入接口電路,其中
所述相位調整電路進一步包括多路復用器,所述多路復用器接收所述時鐘和所述時鐘的反轉信號,并且將所選擇的信號輸出到所述延遲調整電路,并且
所述延遲調整控制電路響應于所述相位比較器的比較結果控制所述多路復用器。
5.根據權利要求1所述的輸入接口電路,其中所述輸入第一級電路包括第一和第二鎖存電路,其中
所述相位調整電路包括:
第一相位調整電路,所述第一相位調整電路響應于在所述時鐘的上升邊緣和從所述時鐘復制的來自所述復制延遲電路的輸出之間的比較結果調整所述鎖存時序信號的延遲時間,所述鎖存時序信號經過第一時鐘樹電路并且被提供給第一鎖存電路;
第二相位調整電路,所述第二相位調整電路響應于在所述時鐘的下降邊緣和從所述時鐘復制的來自所述復制延遲電路的輸出之間的比較結果調整所述鎖存時序信號的延遲時間,所述鎖存時序信號經過第二時鐘樹電路并且被提供給第二鎖存電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于瑞薩電子株式會社,未經瑞薩電子株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010237093.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:半螺紋帶墊三角頭螺絲
- 下一篇:摩擦片空心鉚釘





