[發明專利]半導體存儲器件及其控制方法無效
| 申請號: | 201010228910.7 | 申請日: | 2010-07-14 |
| 公開(公告)號: | CN102005241A | 公開(公告)日: | 2011-04-06 |
| 發明(設計)人: | 石崎達也 | 申請(專利權)人: | 瑞薩電子株式會社 |
| 主分類號: | G11C11/4063 | 分類號: | G11C11/4063 |
| 代理公司: | 中原信達知識產權代理有限責任公司 11219 | 代理人: | 孫志湧;穆德駿 |
| 地址: | 日本神奈*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 半導體 存儲 器件 及其 控制 方法 | ||
引用合并
本申請基于并且要求于2009年8月27日提交的日本專利申請No.2009-196174的優先權,通過引用,將其全部內容整體合并于此。
技術領域
本發明涉及半導體存儲器件及其控制方法。
背景技術
近年來,隨著移動數字終端已經變得更加精密,已經要求以非常高的速度處理大量的數字數據。為了實現此種高速處理,有必要使用能夠高速地暫時地存儲數據的存儲器和高性能MPU(微處理單元)處理器件。
然而,與MPU的操作速度的提高相比較,存儲器(例如,通常被用作大容量RAM(隨機存取存儲器)的DRAM)的操作速度的提高已經顯著地緩慢,并且存儲器的操作速度的提高已經成為加速數字數據處理而待解決的重要問題。
因此,在過去已經使用如被稱為“DDR(雙數據速率)的一種高速數據傳輸技術。然而,此種傳輸技術的新穎特點僅在于使其中數據能與時鐘同步并且通過專門數據傳輸引腳被傳輸的數據傳輸變得更加快速,而作為存儲器的基本構造相對傳統的存儲器沒有發生顯著的變化。
在傳統的存儲器中,僅通過數據輸入和輸出端子來執行數據輸入和輸出。
此外,日本未經審查的專利申請公開No.S60-236185公布了一種半導體存儲器,該半導體存儲器能夠更改輸出位的數目。該存儲器包括輸出位更改裝置,該輸出位更改裝置以可編程的方式使特定的端子具有可變的功能,使得端子被用作地址輸入端子或者輸出端子,或者輸入/輸出端子。
注意,通常,存儲在存儲器中的數據被頻繁地重寫入。即,在由MPU讀取和處理與特定地址相對應的數據時,MPU經常在相同的地址寫入新的數據以執行隨后的處理。
然而,在日本未經審查的專利申請公開No.S60-236185公布的存儲器中,能夠通過擴大輸出位寬來增加數據傳輸量。然而,對于其中連續地執行讀取和寫入的操作而言,必須在完成連續讀取之后執行連續寫入。即,在日本未經審查的專利申請公開No.S60-236185公布的存儲器中,當執行對與相同地址相對應的數據的讀取和寫入時,與傳統的產品相比較沒有增加操作速度。
與此相對地,日本未經審查的專利申請公開No.H7-312080公布一種存儲器,該存儲器被設置有單獨的數據輸入端子和數據輸出端子,使得能夠并行地執行數據寫入和數據讀取。
發明內容
然而,由于在日本未經審查的專利申請公開No.H7-312080公布的存儲器被設置有單獨的數據輸入端子和數據輸出端子,所以端子的數目增加,因此引起不能夠使得半導體存儲器件小型化的問題。
本發明的第一示例性方面是一種半導體存儲器件,其中執行從和向由特定的地址指定的存儲器單元連續讀取和連續寫入具有預定長度的數據,該半導體存儲器件包括:多個存儲器單元;地址輸入端子,通過該地址輸入端子地址被輸入;數據輸出端子,通過該數據輸出端子具有預定長度的讀取數據被輸出;以及數據輸入端子,通過該數據輸入端子具有預定長度的寫入數據被輸入,其中,部分地址輸入端子還被用作數據輸出端子。
通過如此使用一些地址輸入端子作為數據輸出端子,在完成連續讀取和連續寫入中的一個的操作之前,能夠開始連續讀取和連續寫入中的另一個的操作,同時沒有增加端子的數目。
本發明的另一示例性方面是一種半導體存儲器件,該半導體存儲器件包括邏輯電路,該邏輯電路具有根據輸入命令執行被維持在存儲器單元中的數據的連續讀取和連續寫入的功能,其中,邏輯電路根據讀取/寫入命令選擇在其上執行連續讀取和連續寫入的存儲器單元;并且,在具有預定長度的數據的連續讀取和連續寫入中的一個的操作被完成之前,該邏輯電路開始從或向在其上完成讀取或者寫入的存儲器單元進行連續讀取和連續寫入的另一個的操作。
以此方式,在從或者向由特定地址指定的存儲器單元進行的具有預定長度的數據的連續讀取和連續寫入中的一個的操作完成之前,開始從或者向在其上完成讀取或者寫入的存儲器單元進行數據的連續讀取和連續寫入中的另一個的操作。通過這樣做,能夠使在相同地址的連續讀取和連續寫入的操作變得更加快速。
本發明的另一示例性方面是半導體存儲器件的控制方法,包括:在接收讀取/寫入命令時,通過將特定地址輸出到貯存單元(storageunit),選擇在其上執行連續讀取和連續寫入的存儲器單元;和在從或者向由特定地址指定的存儲器單元連續讀取和連續寫入具有預定長度的數據中的一個的操作完成之前,連續地開始從或者向在其上完成讀取的存儲器單元進行連續讀取和連續寫入中的另一個的操作。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于瑞薩電子株式會社,未經瑞薩電子株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010228910.7/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:隔爆兼本質安全型電源控制電路裝置
- 下一篇:節能復式噴雨器





