[發明專利]一種自動訪問的串行總線讀寫控制方法有效
| 申請號: | 201010138100.2 | 申請日: | 2010-04-01 |
| 公開(公告)號: | CN101866328A | 公開(公告)日: | 2010-10-20 |
| 發明(設計)人: | 張峰;王偉;龔生建 | 申請(專利權)人: | 和記奧普泰通信技術有限公司 |
| 主分類號: | G06F13/42 | 分類號: | G06F13/42;G06F13/10 |
| 代理公司: | 重慶博凱知識產權代理有限公司 50212 | 代理人: | 張先蕓 |
| 地址: | 400039 重慶市*** | 國省代碼: | 重慶;85 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 自動 訪問 串行 總線 讀寫 控制 方法 | ||
1.一種自動訪問的串行總線讀寫控制方法,用于主控設備與多個外設之間的串行數據通信;所述主控設備的串行控制主模塊與外設的串行控制從模塊通過串行總線連接,并以傳統的串行數據通信方式進行通信;主控設備的串行控制主模塊分別與主控設備的CPU和RAM存儲器通過并行讀寫接口連接,完成串行控制主模塊與CPU之間的串行總線讀寫;其特征在于:串行控制主模塊與CPU之間的串行總線讀寫采用如下步驟進行控制:
a)CPU對外設編制地址信息,以地址信息區分不同的外設;
b)串行控制主模塊獲取CPU的工作狀態,確定CPU時處于空閑狀態還是處于繁忙狀態;當CPU處于空閑狀態時執行步驟c),當CPU處于繁忙狀態時執行步驟d);
c)由主控設備的CPU與串行控制主模塊進行數據讀寫操作,直接通過串行控制主模塊訪問目標地址信息所對應的外設;
d)串行控制主模塊將包含地址信息的數據讀寫操作切換到主控設備內部的RAM存儲器上,將讀寫的數據信息連同外設的地址信息分址地存儲在RAM存儲器中;在CPU空閑后,再由CPU對RAM存儲器進行讀寫操作,提取RAM存儲器中存儲的地址信息和數據信息。
2.根據權利要求1所述的自動訪問的串行總線讀寫控制方法,其特征在于:所述串行控制主模塊與CPU之間的串行總線讀寫的數據采用串行幀結構進行傳輸,所述串行幀包括同步碼、控制碼、地址碼、數據碼、狀態碼和奇偶效驗碼;其中,
同步碼用于完成串行數據的幀頭定位與同步;
控制碼用于傳送讀寫控制信號和模式選擇信號;
地址碼用于傳送外設的地址信息;
數據碼用于傳送與外設通信的有效數據;
狀態碼用于指示信息傳輸狀態;
奇偶校驗碼用于數據效驗,并作為串行幀的幀尾指示。
3.根據權利要求2所述的自動訪問的串行總線讀寫控制方法,其特征在于:所述數據幀還包括保留碼,所述保留碼用于傳送根據外設定義的數據信息。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于和記奧普泰通信技術有限公司,未經和記奧普泰通信技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010138100.2/1.html,轉載請聲明來源鉆瓜專利網。





