[發明專利]可提高穩定性的輸出緩沖電路在審
| 申請號: | 201010126909.3 | 申請日: | 2010-03-04 |
| 公開(公告)號: | CN102195635A | 公開(公告)日: | 2011-09-21 |
| 發明(設計)人: | 許筱妊;陳季廷;郭耀鴻 | 申請(專利權)人: | 聯詠科技股份有限公司 |
| 主分類號: | H03K19/0175 | 分類號: | H03K19/0175;G09G3/20 |
| 代理公司: | 北京市浩天知識產權代理事務所 11276 | 代理人: | 劉云貴 |
| 地址: | 中國臺*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 提高 穩定性 輸出 緩沖 電路 | ||
1.一種可提高穩定性的輸出緩沖電路,其特征在于,包含有:
運算放大器,具有正輸入端、負輸入端及輸出端,該輸出端反饋耦接于該負輸入端,該運算放大器根據該正輸入端所接收的輸入電壓,產生具有相對應水平的輸出電壓至該輸出端;
電容負載;以及
輸出控制單元,耦接于該運算放大器的該輸出端及該電容負載之間,用來控制該運算放大器的該輸出端與該電容負載間的電性連接,以形成信號輸出路徑,并在該信號輸出路徑形成時,調整該信號輸出路徑的阻抗大小。
2.如權利要求1所述的輸出緩沖器電路,其特征在于,該輸出控制單元包含有:
多個輸出開關,分別用來導通或關閉該運算放大器的該輸出端與該電容負載間的電性連接,以形成該信號輸出路徑;
其中,該多個輸出開關中導通的開關數量決定該信號輸出路徑的阻抗大小。
3.如權利要求2所述的輸出緩沖器電路,其特征在于,該多個輸出開關在該運算放大器欲輸出該輸出電壓對該電容負載進行充電時全部開啟,并在該電容負載被充電至一預設水平時部分關閉,以提高該信號輸出路徑的阻抗大小。
4.如權利要求2所述的輸出緩沖器電路,其特征在于,該多個輸出開關在該運算放大器欲輸出該輸出電壓對該電容負載進行充電時全部開啟,并在一預設時間的后部分關閉,以提高該信號輸出路徑的阻抗大小。
5.如權利要求2所述的輸出緩沖器電路,其特征在于,該多個輸出開關的每個輸出開關是由PMOS開關、NMOS開關或CMOS傳輸閘實現。
6.如權利要求2所述的輸出緩沖器電路,其特征在于,還包含有控制信號產生單元,耦接于該多個輸出開關,用來產生該多個輸出開關的控制信號,以控制該多個輸出開關的導通數量。
7.如權利要求1所述的輸出緩沖器電路,其特征在于,該輸出控制單元包含有:
輸出開關,用來導通或關閉該運算放大器的該輸出端與該電容負載間的電性連接,以形成該信號輸出路徑;
其中,該輸出開關的導通程度決定該信號輸出路徑的阻抗大小。
8.如權利要求7所述的輸出緩沖器電路,其特征在于,該輸出開關在該運算放大器欲輸出該輸出電壓對該電容負載進行充電時完全導通,而在該電容負載被充電至一預設水平時部分導通,以提高該信號輸出路徑的阻抗大小。
9.如權利要求7所述的輸出緩沖器電路,其特征在于,該輸出開關在該運算放大器欲輸出該輸出電壓對該電容負載進行充電時完全導通,而在該電容負載被充電至一預設水平時部分導通,以提高該信號輸出路徑的阻抗大小。
10.如權利要求7所述的輸出緩沖器電路,其特征在于,該輸出開關是PMOS開關、NMOS開關或CMOS傳輸閘。
11.如權利要求7所述的輸出緩沖器電路,其特征在于,還包含有控制信號產生單元,耦接于該輸出開關,用來產生該輸出開關的控制信號,以控制該輸出開關的導通程度。
12.如權利要求11所述的輸出緩沖器電路,其特征在于,該控制信號產生單元包含有:
多個水平轉換器,分別根據邏輯信號,產生多個供應電壓水平;以及
多任務器,耦接于該多個水平轉換器,用來切換輸出該多個供應電壓水平,以產生該控制信號。
13.如權利要求1所述的輸出緩沖器電路,其特征在于,應用于顯示器驅動電路。
14.如權利要求13所述的輸出緩沖器電路,其特征在于,該顯示器驅動電路是源極驅動器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯詠科技股份有限公司,未經聯詠科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201010126909.3/1.html,轉載請聲明來源鉆瓜專利網。





