[實用新型]一種可靈活配置各業(yè)務帶寬的高速有線數(shù)話同傳設備有效
| 申請?zhí)枺?/td> | 200920188637.2 | 申請日: | 2009-08-19 |
| 公開(公告)號: | CN201601798U | 公開(公告)日: | 2010-10-06 |
| 發(fā)明(設計)人: | 賀海明;肖繼軍;陳山虎 | 申請(專利權(quán))人: | 江西聯(lián)創(chuàng)通信有限公司 |
| 主分類號: | H04Q11/04 | 分類號: | H04Q11/04;H04M11/06 |
| 代理公司: | 江西省專利事務所 36100 | 代理人: | 張靜 |
| 地址: | 330096 江西省南昌市*** | 國省代碼: | 江西;36 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 靈活 配置 各業(yè) 帶寬 高速 有線 設備 | ||
1.一種可靈活配置各業(yè)務帶寬的高速有線數(shù)話同傳設備,其特征在于:現(xiàn)場可編程門陣列FPGA、ARM處理器、以太網(wǎng)接口電路、多個話音接口電路、XDSL接口電路及設置開關組成,以太網(wǎng)接口電路的同步串口與現(xiàn)場可編程門陣列FPGA的同步串口(2)連接;各話音接口電路PCM數(shù)據(jù)輸入輸出信號、幀同步信號及時鐘信號分別與FPGA的對應信號相連,各話音接口電路的摘掛機信號與FPGA的摘機檢測信號相連,各話音接口電路振鈴控制信號與FPGA的振鈴控制信號相連;XDSL接口電路的同步串口與FPGA的同步串口(1)相連,ARM處理器的數(shù)據(jù)線、地址線以及讀寫等控制信號分別連至XDSL接口電路和FPGA各自相應的信號,ARM處理器的IO口與設置開關的各個控制線相連。
2.根據(jù)權(quán)利要求1所述的可靈活配置各業(yè)務帶寬的高速有線數(shù)話同傳設備,其特征在于:
(a)以太網(wǎng)接口電路由以太網(wǎng)口轉(zhuǎn)同步串口集成電路、以太網(wǎng)物理層收發(fā)芯片、同步動態(tài)隨機存取存儲器、隔離變量器、以太網(wǎng)接口組成;以太網(wǎng)口轉(zhuǎn)同步串口集成電路的同步串口與FPGA的同步串口(2)連接,同步動態(tài)隨機存取存儲器的數(shù)據(jù)線(D0-D15)、地址線(A0-A11)以及讀寫控制信號分別與以太網(wǎng)口轉(zhuǎn)同步串口集成電路的數(shù)據(jù)線、地址線、讀寫控制信號連接,以太網(wǎng)口轉(zhuǎn)同步串口集成電路的MII接口與以太網(wǎng)物理層收發(fā)芯片的MII接口連接,以太網(wǎng)物理層收發(fā)芯片的以太網(wǎng)數(shù)據(jù)發(fā)和收信號與隔離變量器相連,隔離變壓器再通過以太網(wǎng)接口與以太網(wǎng)相連;
(b)話音接口電路主要由話音PCM編解碼芯片、音頻變量器、繼電器以及摘機檢測電路構(gòu)成,話音PCM編解碼芯片主要完成話音的數(shù)模變換以及PCM的A律編解碼,音頻變量器主要完成音頻的二四線變換,繼電器主要完成振鈴信號的控制,摘機檢測電路主要完成電話機摘掛機的檢測,話音PCM編解碼芯片的PCM數(shù)據(jù)輸入輸出信號、幀同步信號及時鐘信號分別與FPGA的對應信號相連,話音PCM編解碼芯片的模擬音頻輸入和輸出信號分別與音頻變量器的輸入輸出相連,音頻變量器的(A、B)線與電話機的(A、B)線相連,同時(A、B)線上并聯(lián)摘機檢測電路和繼電器,由摘掛機檢測電路輸出電話機的摘掛機信號與FPGA的摘掛機檢測信號相連,繼電器的輸入端與鈴流模塊的輸出相連,繼電器的控制信號與FPGA的振鈴控制信號相連;
(c)ARM處理器及XDSL接口電路由ARM處理器、數(shù)字信號處理器DSP、模擬驅(qū)動前端(AFE)及耦合變量器構(gòu)成,數(shù)字信號處理器DSP用于完成XDSL的網(wǎng)格編碼脈沖幅度調(diào)制,模擬驅(qū)動前端AFE用于完成XDSL的驅(qū)動,ARM處理器的數(shù)據(jù)線(D0-D7)、地址線(A0-A4)、以及讀寫控制信號分別與數(shù)字信號處理器DSP的數(shù)據(jù)線(D0-D7)、地址線(A0-A4)以及讀寫控制信號相連,從而完成ARM處理器對數(shù)字信號處理器(DSP)的管理,同時數(shù)據(jù)線(D0-D7)、地址線(A0-A7)、以及讀寫控制信號分別連至FPGA的對應信號,從而完成ARM處理器對FPGA內(nèi)復分接寄存器組的設置,ARM處理器的IO線與設置開關的各個控制線相連,ARM處理器用通過這些IO口檢測設置開關的設置狀態(tài)。
3.根據(jù)權(quán)利要求2所述的可靈活配置各業(yè)務帶寬的高速有線數(shù)話同傳設備,其特征在于:FPGA采用Xilin×公司出產(chǎn)的XC2S100,用于完成復分接邏輯設計
4.根據(jù)權(quán)利要求2或3所述的可靈活配置各業(yè)務帶寬的高速有線數(shù)話同傳設備,其特征在于:以太網(wǎng)口轉(zhuǎn)同步串口集成電路型號為SE0162、以太網(wǎng)物理層收發(fā)芯片型號為KS8993、同步動態(tài)隨機存取存儲器型號為MB81F161622B。
5.根據(jù)權(quán)利要求2或3所述的可靈活配置各業(yè)務帶寬的高速有線數(shù)話同傳設備,其特征在于:ARM處理器型號為LPC2378。
該專利技術資料僅供研究查看技術是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于江西聯(lián)創(chuàng)通信有限公司,未經(jīng)江西聯(lián)創(chuàng)通信有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200920188637.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:斷電直通可控的E1接口交叉連接設備
- 下一篇:屏幕校正治具





