[發明專利]微處理器裝置、集成電路以及晶片噪聲減少方法有效
| 申請號: | 200910176066.5 | 申請日: | 2009-09-25 |
| 公開(公告)號: | CN101686049A | 公開(公告)日: | 2010-03-31 |
| 發明(設計)人: | 雷蒙·A.·貝特倫;馬克·J.·伯茲;凡妮莎·S.·坎尼克;達魯斯·D.·嘉斯金斯;詹姆斯·R.·隆柏格;馬修·羅素·尼克森 | 申請(專利權)人: | 威盛電子股份有限公司 |
| 主分類號: | H03K19/0185 | 分類號: | H03K19/0185;H01L27/092 |
| 代理公司: | 北京林達劉知識產權代理事務所 | 代理人: | 劉新宇;王 璐 |
| 地址: | 中國臺*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 微處理器 裝置 集成電路 以及 晶片 噪聲 減少 方法 | ||
1.一種微處理器裝置,其特征在于,包括:
一第一基底偏壓導線,于一第一操作模式期間,提供一第 一基底偏壓;
一第一電源供應節點,提供一核心電壓;
至少一鉗位裝置,耦接于上述第一基底偏壓導線與上述第 一電源供應節點之間;以及
一控制裝置,耦接于上述至少一鉗位裝置,于一第二操作 模式期間,導通上述至少一鉗位裝置以鉗制上述第一基底偏壓 導線至上述第一電源供應節點,于上述第一操作模式期間,不 導通上述至少一鉗位裝置;
其中,該第一操作模式為一低電力模式,該第二操作模式 為一正常操作模式,上述至少一鉗位裝置包括沿著上述第一基 底偏壓導線分布的多個鉗位裝置。
2.根據權利要求1所述的微處理器裝置,其特征在于,
上述至少一鉗位裝置包括一半導體裝置,該半導體裝置具 有一柵極、耦接于上述第一電源供應節點的一源極與耦接于上 述第一基底偏壓導線的一漏極;以及
其中上述控制裝置提供一第一鉗位致能信號,以控制上述 半導體裝置的上述柵極。
3.根據權利要求2所述的微處理器裝置,其特征在于,還 包括:
一電平移位電路,具有接收上述第一鉗位致能信號的一輸 入端,以及提供一鉗制移位致能信號至上述半導體裝置的一輸 出端;以及
其中于上述第一操作模式期間,上述控制裝置設置上述第 一鉗位致能信號至上述核心電壓,并導致上述電平移位電路設 置上述鉗制移位致能信號至上述第一基底偏壓以不導通上述半 導體裝置。
4.根據權利要求2所述的微處理器裝置,其特征在于,上 述半導體裝置包括一P型溝道裝置與一N型溝道裝置中的一個。
5.根據權利要求1所述的微處理器裝置,其特征在于,還 包括:
一第二基底偏壓導線,于上述第一操作模式期間提供一第 二基底偏壓;
一第二電源供應節點,提供一參考電壓;
其中于上述第一操作模式時,上述第一基底偏壓相對于上 述核心電壓具有一正電壓偏移,上述第二基底偏壓相對于上述 參考電壓具有一負電壓偏移;
其中上述至少一鉗位裝置包括耦接于上述第一基底偏壓導 線與上述第一電源供應節點之間的多個P型溝道裝置,以及耦 接于上述第二基底偏壓導線與上述第二電源供應節點之間的多 個N型溝道裝置;以及
其中上述控制裝置包括一第一輸出端以及一第二輸出端, 上述第一輸出端用以提供一第一鉗位致能信號以控制上述P型 溝道裝置,上述第二輸出端用以提供一第二鉗位致能信號以控 制上述N型溝道裝置。
6.根據權利要求5所述的微處理器裝置,其特征在于,還 包括:
一P型電平移位電路,具有耦接于上述控制裝置的上述第 一輸出端的一輸入端與耦接于至少一上述P型溝道裝置的柵極 的一輸出端;以及
一N型電平移位電路,具有耦接于上述控制裝置的上述第 二輸出端的一輸入端與耦接于至少一上述N型溝道裝置的柵極 的一輸出端;
其中上述控制裝置切換上述第一鉗位致能信號與上述第二 鉗位致能信號于上述參考電壓與上述核心電壓之間,其中上述 P型電平移位電路根據上述第一鉗位致能信號切換上述P型電 平移位電路的上述輸出端于上述參考電壓與上述第一基底偏壓 之間,以及上述N型電平移位電路根據上述第二鉗位致能信號 切換上述N型電平移位電路的上述輸出端于上述核心電壓與上 述第二基底偏壓之間。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于威盛電子股份有限公司,未經威盛電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200910176066.5/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:間接蒸汽再壓縮蒸發工藝方法
- 下一篇:一種保健食品鐵鋅鈣片及其生產方法





