[發(fā)明專利]同步頻率合成器有效
| 申請?zhí)枺?/td> | 200910175760.5 | 申請日: | 2009-09-25 |
| 公開(公告)號: | CN101686054A | 公開(公告)日: | 2010-03-31 |
| 發(fā)明(設(shè)計(jì))人: | P·達(dá)尼;R·弗爾頓;A·M·沃克;S·穆蘇里尼 | 申請(專利權(quán))人: | 英特爾公司 |
| 主分類號: | H03L7/00 | 分類號: | H03L7/00;H03L7/08;G06F1/04 |
| 代理公司: | 上海專利商標(biāo)事務(wù)所有限公司 | 代理人: | 毛 力;袁 逸 |
| 地址: | 美國加利*** | 國省代碼: | 美國;US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 同步 頻率 合成器 | ||
1.一種作為同步頻率合成器的裝置,包括:
相位內(nèi)插器,其耦合到多個(gè)輸入時(shí)鐘,以接收第一相位設(shè)置并生成具有第一 相位值的第一輸出,所述第一相位值落在與來自所述多個(gè)輸入時(shí)鐘的兩個(gè)輸入時(shí)鐘 相關(guān)聯(lián)的基準(zhǔn)相位以內(nèi);
第一邏輯單元,用于確定包括相位階躍數(shù)目的第一數(shù)據(jù);
分頻器,其耦合到所述第一輸出以基于可修改的分頻器設(shè)置并基于所述相位 階躍數(shù)目生成具有第一頻率值的輸出時(shí)鐘;以及
第二邏輯單元,用于基于所述相位階躍數(shù)目確定多個(gè)相位設(shè)置。
2.如權(quán)利要求1所述的裝置,其特征在于,所述多個(gè)相位設(shè)置包括第二相位 設(shè)置,用于在如果所述相位階躍數(shù)目跨越與第一輸入時(shí)鐘相關(guān)聯(lián)的第一基準(zhǔn)相位的 情況下僅基于所述第一輸入時(shí)鐘生成所述第一輸出處的時(shí)鐘循環(huán)。
3.如權(quán)利要求1所述的裝置,其特征在于,所述多個(gè)相位設(shè)置包括第二數(shù)目 個(gè)不同相位設(shè)置,所述第二數(shù)目小于或等于基于所述分頻器設(shè)置的分頻器值,所述 第二數(shù)目等于或大于所述相位階躍數(shù)目跨越的第三數(shù)目個(gè)基準(zhǔn)相位的2倍。
4.如權(quán)利要求1所述的裝置,其特征在于,所述多個(gè)相位設(shè)置包括:
第二相位設(shè)置,以使得所述第一輸出僅基于第一輸入時(shí)鐘,所述兩個(gè)輸入時(shí) 鐘為所述第一輸入時(shí)鐘以及第二輸入時(shí)鐘;以及
第三相位設(shè)置,以使得所述第一輸出僅基于所述第一輸入時(shí)鐘,所述兩個(gè)輸 入時(shí)鐘為所述第一輸入時(shí)鐘以及第三輸入時(shí)鐘。
5.如權(quán)利要求1所述的裝置,其特征在于,所述第一邏輯單元包括狀態(tài)機(jī), 其耦合成接收所述輸出時(shí)鐘并在所述第一頻率值工作。
6.如權(quán)利要求1所述的裝置,其特征在于,所述第二邏輯單元可在高于所述 第一頻率值但低于或等于所述輸入時(shí)鐘的頻率值的第二頻率值工作。
7.如權(quán)利要求1所述的裝置,其特征在于,所述第一數(shù)據(jù)還包括所述分頻器 的所述分頻器設(shè)置。
8.如權(quán)利要求1所述的裝置,其特征在于,還包括耦合到所述第一邏輯單元 的固件可配置寄存器。
9.如權(quán)利要求1所述的裝置,其特征在于,還包括用以生成所述輸入時(shí)鐘的 鎖相環(huán)電路。
10.如權(quán)利要求1所述的裝置,其特征在于,通過設(shè)置所述相位階躍數(shù)目,所 述第一頻率值在從所述第一頻率值的0.06%到4.00%的范圍中可改變。
11.一種用于改變輸出時(shí)鐘的頻率的方法,包括:
確定第一相位階躍數(shù)目,以生成具有第一頻率值的輸出時(shí)鐘;
基于所述第一相位階躍數(shù)目和相位內(nèi)插器的當(dāng)前相位設(shè)置確定所述相位內(nèi)插 器的最終相位設(shè)置;
演算至與所述相位內(nèi)插器的第一輸入時(shí)鐘相關(guān)聯(lián)的基準(zhǔn)相位的第二相位階躍 數(shù)目,其中所述第二相位階躍數(shù)目少于或等于所述第一相位階躍數(shù)目;以及
根據(jù)所述第二相位階躍數(shù)目設(shè)置所述當(dāng)前相位設(shè)置。
12.如權(quán)利要求11所述的方法,其特征在于,還包括:
切換所述當(dāng)前相位設(shè)置以僅從所述第一輸入時(shí)鐘生成所述相位內(nèi)插器的第一 輸出;以及
切換所述當(dāng)前相位設(shè)置以通過內(nèi)插所述第一輸入時(shí)鐘和第二輸入時(shí)鐘來生成 所述相位內(nèi)插器的所述第一輸出。
13.如權(quán)利要求11所述的方法,其特征在于,還包括:
演算用以到達(dá)所述最終相位設(shè)置的第三相位階躍數(shù)目,以及
根據(jù)所述第三相位階躍數(shù)目設(shè)置所述當(dāng)前相位設(shè)置。
14.如權(quán)利要求13所述的方法,其特征在于,所述第三相位階躍數(shù)目是從所 述第一相位階躍數(shù)目減去所述第二相位階躍數(shù)目的剩余相位階躍。
15.如權(quán)利要求11所述的方法,其特征在于,還包括確定將所述當(dāng)前相位設(shè) 置改變?yōu)樗鲎罱K相位設(shè)置是否需要越過與所述相位內(nèi)插器的輸入時(shí)鐘相關(guān)聯(lián)的 一個(gè)或更多個(gè)基準(zhǔn)相位。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英特爾公司,未經(jīng)英特爾公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200910175760.5/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
H03L 電子振蕩器或脈沖發(fā)生器的自動(dòng)控制、起振、同步或穩(wěn)定
H03L7-00 頻率或相位的自動(dòng)控制;同步
H03L7-02 .應(yīng)用由無源頻率確定元件組成的鑒頻器的
H03L7-06 .應(yīng)用加到頻率或相位鎖定環(huán)上的基準(zhǔn)信號的
H03L7-24 .應(yīng)用直接加在發(fā)生器上的基準(zhǔn)信號的
H03L7-26 .應(yīng)用分子、原子或亞原子粒子的能級作為頻率基準(zhǔn)的
H03L7-07 ..應(yīng)用幾個(gè)環(huán)路,例如,用于產(chǎn)生冗余時(shí)鐘信號





