[發明專利]顯示裝置和信號驅動器有效
| 申請號: | 200910161811.9 | 申請日: | 2009-08-03 |
| 公開(公告)號: | CN101640023A | 公開(公告)日: | 2010-02-03 |
| 發明(設計)人: | 堀良彥 | 申請(專利權)人: | 恩益禧電子股份有限公司 |
| 主分類號: | G09G3/20 | 分類號: | G09G3/20 |
| 代理公司: | 中原信達知識產權代理有限責任公司 | 代理人: | 孫志湧;穆德駿 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 顯示裝置 信號 驅動器 | ||
技術領域
本發明涉及諸如TFT(薄膜晶體管)液晶顯示裝置、簡單矩陣液 晶顯示裝置、電致發光(EL)顯示裝置或者等離子顯示裝置這樣的顯 示裝置,并且還涉及顯示裝置的信號驅動器。
背景技術
諸如液晶電視這樣的平板顯示裝置尺寸的增大已經提高了對更高 分辨率顯示和更加平滑的動作表情的增長需求。為了滿足這些需求, 要求具有更寬帶寬的視頻數據,從而促進用于顯示裝置的時鐘加速。 但是,時鐘加速,顯示裝置的尺寸的增長對功率的影響,以及劣化的 接地阻抗的影響已經引起關于EML(電磁干擾)的問題。
參考圖1和圖2,將會描述EMI的影響。
通常,信號驅動器101中的D-A轉換器16具有高輸出阻抗并且 不能直接地驅動顯示面板3。即,D-A轉換器16具有低輸出電流能力。 因此,具有高輸出電流能力的輸出放大器電路17(輸出緩沖器)被用 作信號驅動器101的輸出電路。結果,信號驅動器101經由輸出放大 器電路17能夠將視頻數據(輸出電壓)輸出至信號線。但是,由于輸 出放大器電路17的高輸出電流能力,當將表示視頻數據的信號的電平 從高反轉成低或者從低反轉成高時,瞬態電流(峰值電流)立即流入 信號線。由于表示視頻數據的信號的同時反轉,峰值電流同時流入信 號線引起大的噪聲。需要減小該噪聲。
已知與EMI的減小有關的技術是在日本特許公開專利申請 JP-A-Heisei?11-259050(與US6,980,192B1相對應)中描述的“Liquid crystal?display?device?driving?method?and?driving?device(液晶顯示裝置 驅動方法和驅動裝置)”。在該申請描述的技術中,當將顯示數據從時 序控制器4傳輸到源極驅動器(信號驅動器101)時生成的噪聲被減小。 為了達到此目的,n個延遲電路被設置在時序控制器4中,其中n個延 遲電路分別按時序將n塊顯示數據輸出至n個信號驅動器101,各個時 序從前一時序移位預定的時間間隔。
已知與EMI的減小有關的技術是在日本特許公開專利申請 JP-P2003-008424A中描述的“Noise?reduction?circuit?of?semiconductor device(半導體器件的噪聲減小電路)”。在該申請描述的技術中,半導 體器件被用作液晶顯示數據控制電路(上面的信號驅動器101),減小 傳輸信號驅動器101輸出時生成的噪聲。為了達到此目的,噪聲減小 電路作為延遲電路被設置在信號驅動器101中,其中噪聲減小電路按 時序分別輸出它們的輸出,各個時序從相鄰的時序移位預定的時間間 隔。
我們已經發現以下事實。如上所述,在JP-A-Heisei?11-259050中 描述的技術中,當將顯示數據從時序控制器4傳輸至信號驅動器101 時,時序控制器4中的n個延遲電路按時序將n塊顯示數據分別輸出 至n個信號驅動器101,各個時序從相鄰的時序移位預定的時間間隔。 但是,在新近的顯示裝置中,使用基于前述的LVDS(低電壓差分信號 傳輸(signaling))的小振幅差分信號已經在從時序控制器4到信號驅 動器101的數據傳輸中變得越來越普遍。通過此種數據傳輸方法,時 序控制器4中的輸出緩沖器在恒流下進行操作,并從而在輸出緩沖器 消耗的電流中沒有生成過大的峰值電流。即,時序控制器4中的n個 延遲電路不必分別按時序將n塊顯示數據輸出至n個信號驅動器101, 各個時序從相鄰的時序移位預定的時間間隔。因此,在JP-A-Heisei 11-259050中描述的技術不能處理新近的顯示裝置中的過大電流和EMI 的減小。
此外,在JP-A-Heisei?11-259050中描述的技術中,作為延遲時間, 要求短于視頻數據傳輸時鐘的時間。在時序控制器4和信號驅動器101 之間采用基于LVDS的小振幅差分信號的情況下,時序控制器4通常 將視頻數據串行化為顯示數據并且將其輸出至信號驅動器101。因此, 來自于時序控制器4的輸出的頻率是數百個兆赫,非常的高。具有該 高頻率的延遲控制被認為會導致成本增加(為了高精確度和擴展調整 范圍,要求通過使用PLL(鎖相環)等等完成時序的生成)或者被認 為會導致由于窄的調整范圍而不能充分地減小峰值電流。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于恩益禧電子股份有限公司,未經恩益禧電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200910161811.9/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:光盤記錄介質和制造光盤的方法
- 下一篇:車輛內飾的展示物





