[發(fā)明專利]控制雙處理器切換的方法、裝置及終端有效
| 申請?zhí)枺?/td> | 200910084526.1 | 申請日: | 2009-05-20 |
| 公開(公告)號: | CN101893926A | 公開(公告)日: | 2010-11-24 |
| 發(fā)明(設(shè)計)人: | 陳浩;譚海防 | 申請(專利權(quán))人: | 聯(lián)想(北京)有限公司 |
| 主分類號: | G06F1/32 | 分類號: | G06F1/32 |
| 代理公司: | 北京集佳知識產(chǎn)權(quán)代理有限公司 11227 | 代理人: | 逯長明;王寶筠 |
| 地址: | 100085 北京市*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 控制 處理器 切換 方法 裝置 終端 | ||
1.一種控制雙處理器切換的方法,應(yīng)用于包括X86處理器系統(tǒng)和嵌入式處理器系統(tǒng)的終端,其特征在于,所述終端內(nèi)還包括連接所述X86處理器系統(tǒng)和嵌入式處理器系統(tǒng)的切換模塊,所述切換模塊與所述終端的外接設(shè)備相連,所述方法包括:
當所述切換模塊通過接收X86處理器系統(tǒng)的控制信號控制所述外接設(shè)備時,所述切換模塊接收切換到嵌入式處理器系統(tǒng)的觸發(fā)信號;
所述切換模塊喚醒所述嵌入式處理器系統(tǒng),并切換到接收所述嵌入式處理器系統(tǒng)發(fā)送的控制信號;
通過所述嵌入式處理器系統(tǒng)的控制信號控制所述外接設(shè)備。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述切換模塊包括:
與顯示模塊相連的顯示切換單元;
與USB外接設(shè)備相連的USB信號切換單元;
與閃存或存儲卡接口相連的存儲共享切換單元;
與音頻設(shè)備相連的音頻信號切換單元。
3.根據(jù)權(quán)利要求2所述的方法,其特征在于,所述切換模塊通過接收X86處理器系統(tǒng)的控制信號控制外接設(shè)備至少包括下述一種方式:
所述顯示切換單元接收所述X86處理器系統(tǒng)通過顯卡發(fā)送的顯示控制信號控制所述顯示模塊;
所述USB信號切換單元接收所述X86處理器系統(tǒng)通過南橋發(fā)送的USB控制信號控制所述USB外接設(shè)備;
所述存儲共享切換單元接收所述X86處理器系統(tǒng)通過南橋發(fā)送的存儲控制信號控制所述閃存或存儲卡接口;
所述音頻信號切換單元接收所述X86處理器系統(tǒng)通過聲卡發(fā)送的音頻控制信號控制所述音頻設(shè)備。
4.根據(jù)權(quán)利要求2所述的方法,其特征在于,所述切換模塊接收切換到嵌入式處理器系統(tǒng)的觸發(fā)信號包括:
所述終端上切換按鍵被按下時,所述切換模塊接收所述切換按鍵對應(yīng)的切換到嵌入式處理器系統(tǒng)的觸發(fā)信號;
當所述X86處理器系統(tǒng)處于休眠狀態(tài)或待機狀態(tài)時,所述切換模塊接收到通過嵌入式處理器系統(tǒng)控制外接設(shè)備的觸發(fā)信號;
當所述終端的電量低于閾值時,所述切換模塊接收切換到嵌入式處理器系統(tǒng)的觸發(fā)信號;
當所述終端啟動專有應(yīng)用軟件時,所述切換模塊接收切換到嵌入式處理器系統(tǒng)的觸發(fā)信號。
5.根據(jù)權(quán)利要求2所述的方法,其特征在于,所述切換模塊喚醒所述嵌入式處理器系統(tǒng)包括:
所述切換模塊通過SPI接口向所述嵌入式處理器系統(tǒng)發(fā)送喚醒信號;
所述切換模塊獲取終端當前的應(yīng)用數(shù)據(jù);
生成控制顯示協(xié)議轉(zhuǎn)換和存儲共享所需的時鐘信號。
6.根據(jù)權(quán)利要求2所述的方法,其特征在于,所述切換到接收嵌入式處理器系統(tǒng)發(fā)送的控制信號至少包括下述任意一種:
所述顯示切換單元切換到接收所述嵌入式處理器系統(tǒng)發(fā)送的經(jīng)過顯示協(xié)議轉(zhuǎn)換的顯示控制信號;
所述USB信號切換單元切換到接收所述嵌入式處理器系統(tǒng)發(fā)送的USB控制信號;
所述存儲共享切換單元切換到接收所述嵌入式處理器系統(tǒng)發(fā)送的存儲控制信號;
所述音頻信號切換單元切換到接收所述嵌入式處理器系統(tǒng)發(fā)送的音頻控制信號。
7.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述嵌入式處理器與所述切換模塊分開設(shè)置;或
所述嵌入式處理器系統(tǒng)集成在所述切換模塊內(nèi),通過內(nèi)部總線與所述切換模塊相連。
8.根據(jù)權(quán)利要求7所述的方法,其特征在于,當所述嵌入式處理器系統(tǒng)集成在所述切換模塊內(nèi)時,還包括與所述總線相連的基帶處理單元,所述方法還包括:
基帶處理單元進行無線通信信道的編碼和解碼,通過與所述基帶處理單元相連的射頻單元和天線進行無線通信。
9.一種控制雙處理器切換的裝置,應(yīng)用于包括X86處理器系統(tǒng)和嵌入式處理器系統(tǒng)的終端,其特征在于,所述切換裝置與所述終端的外接設(shè)備相連,所述裝置包括:
接收單元,用于當切換單元通過接收X86處理器系統(tǒng)的控制信號控制所述外接設(shè)備時,接收切換到嵌入式處理器系統(tǒng)的觸發(fā)信號;
切換單元,用于喚醒所述嵌入式處理器系統(tǒng),并切換到接收所述嵌入式處理器系統(tǒng)發(fā)送的控制信號,通過所述嵌入式處理器系統(tǒng)的控制信號控制所述外接設(shè)備。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于聯(lián)想(北京)有限公司,未經(jīng)聯(lián)想(北京)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200910084526.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





