[發明專利]寄存器組控制電路及其控制方法無效
| 申請號: | 200810204219.8 | 申請日: | 2008-12-09 |
| 公開(公告)號: | CN101751354A | 公開(公告)日: | 2010-06-23 |
| 發明(設計)人: | 史興強 | 申請(專利權)人: | 無錫華潤矽科微電子有限公司 |
| 主分類號: | G06F13/16 | 分類號: | G06F13/16 |
| 代理公司: | 上海智信專利代理有限公司 31002 | 代理人: | 王潔 |
| 地址: | 214000 江蘇*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 寄存器 控制電路 及其 控制 方法 | ||
1.一種寄存器組控制電路,包括一中央處理器、一第一寄存器組和一控制器,其特征在于:該寄存器組控制電路還包括一第二寄存器組、一公共寄存器組和一多路復用器,該中央處理器用于分別完成對該第一、第二寄存器組的配置,該公共寄存器組用于啟動該控制器和控制該多路復用器切換該第一、第一寄存器組的配置輸出到該控制器。
2.如權利要求1所述的寄存器組控制電路,其特征在于:該多路復用器的兩個輸入端分別連接該第一、第二寄存器組,該多路復用器的控制端連接該公共寄存器組,該多路復用器的輸出端連接該控制器。
3.如權利要求1所述的寄存器組控制電路,其特征在于:該控制器是一DMA控制器。
4.如權利要求1所述的寄存器組控制電路,其特征在于:當該中央處理器完成對該第一寄存器組的配置后,該控制器執行該第一寄存器組的配置時,該中央處理器完成對該第二寄存器組的配置。
5.一種寄存器組控制電路的控制方法,其包括如下步驟:
一中央處理器對一第一寄存器組進行配置;
一控制器執行該第一寄存器組中的配置的同時,該中央處理器對一第二寄存器組進行配置;
該控制器執行該第二寄存器組中的配置的同時,該中央處理器對該第一寄存器組再次進行配置。
6.如權利要求5所述的寄存器組控制電路的控制方法,其特征在于:該第一、第二寄存器組的切換是通過軟件切換實現。
7.如權利要求5所述的寄存器組控制電路的控制方法,其特征在于:該第一、第二寄存器組的切換是通過硬件切換實現。
8.如權利要求7所述的寄存器組控制電路的控制方法,其特征在于:該第一、第二寄存器組的切換是通過一多路復用器和一公共寄存器組實現。
9.如權利要求5所述的寄存器組控制電路的控制方法,其特征在于:該第一、第二寄存器組分配同一組地址空間。
10.如權利要求5所述的寄存器組控制電路的控制方法,其特征在于:該第一、第二寄存器組分配不同組地址空間。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于無錫華潤矽科微電子有限公司,未經無錫華潤矽科微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200810204219.8/1.html,轉載請聲明來源鉆瓜專利網。





