[發(fā)明專利]存儲(chǔ)器模塊以及存取存儲(chǔ)器模塊的方法無效
| 申請(qǐng)?zhí)枺?/td> | 200810091101.9 | 申請(qǐng)日: | 2008-04-02 |
| 公開(公告)號(hào): | CN101552029A | 公開(公告)日: | 2009-10-07 |
| 發(fā)明(設(shè)計(jì))人: | 葉志暉 | 申請(qǐng)(專利權(quán))人: | 南亞科技股份有限公司 |
| 主分類號(hào): | G11C7/10 | 分類號(hào): | G11C7/10;G11C5/02;G11C8/18 |
| 代理公司: | 北京市柳沈律師事務(wù)所 | 代理人: | 蒲邁文 |
| 地址: | 中國臺(tái)*** | 國省代碼: | 中國臺(tái)灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 存儲(chǔ)器 模塊 以及 存取 方法 | ||
1、一種存儲(chǔ)器模塊,其特征在于包含有:
多個(gè)存儲(chǔ)器次模塊,其中每一個(gè)存儲(chǔ)器次模塊包含有多個(gè)存儲(chǔ)器芯片且該多個(gè)存儲(chǔ)器芯片串聯(lián);以及
多組輸入接腳,分別耦接至該多個(gè)存儲(chǔ)器次模塊,用以接收相同的多個(gè)輸入信號(hào),其中每一組輸入接腳包含有多個(gè)輸入接腳,用以將該多個(gè)輸入信號(hào)傳送至相對(duì)應(yīng)的存儲(chǔ)器次模塊中。
2、如權(quán)利要求1項(xiàng)所述的存儲(chǔ)器模塊,其特征在于該多個(gè)存儲(chǔ)器次模塊以及該多組輸入接腳的數(shù)量均為二。
3、如權(quán)利要求1項(xiàng)所述的存儲(chǔ)器模塊,其特征在于每一組輸入接腳僅連接至相對(duì)應(yīng)的存儲(chǔ)器次模塊中一存儲(chǔ)器芯片。
4、如權(quán)利要求1項(xiàng)所述的存儲(chǔ)器模塊,其特征在于每一組輸入接腳包含有二十九個(gè)輸入接腳,且該二十九個(gè)輸入接腳分別用來接收兩個(gè)時(shí)鐘信號(hào)、十六個(gè)存儲(chǔ)器地址輸入信號(hào)、三個(gè)存儲(chǔ)體地址輸入信號(hào)、一芯片選擇信號(hào)、一行地址選通信號(hào)、一列地址選通信號(hào)、一寫入使能信號(hào)、一內(nèi)部中斷電阻信號(hào)、一時(shí)鐘使能信號(hào)、一校準(zhǔn)信號(hào)及一重置信號(hào)。
5、如權(quán)利要求1項(xiàng)所述的存儲(chǔ)器模塊,其特征在于該多個(gè)輸入接腳包含有:
至少六個(gè)行地址信號(hào)接腳,用來接收至少六個(gè)行地址信號(hào),其中每一個(gè)行地址信號(hào)的一行地址命令分組的長度為一時(shí)鐘信號(hào)的多個(gè)時(shí)鐘周期,且該行地址命令分組包含有多個(gè)行輸入命令;以及
至少五個(gè)列地址信號(hào)接腳,用來接收至少五個(gè)列地址信號(hào),其中每一個(gè)列地址信號(hào)的一列地址命令分組的長度為該時(shí)鐘信號(hào)的多個(gè)時(shí)鐘周期,且該列地址命令分組包含有多個(gè)列輸入命令。
6、如權(quán)利要求5項(xiàng)所述的存儲(chǔ)器模塊,其特征在于該行地址命令分組以及該列地址命令分組的長度為四個(gè)時(shí)鐘周期,且該行地址命令分組以及該列地址命令分組包含有四個(gè)行輸入命令。
7、如權(quán)利要求6項(xiàng)所述的存儲(chǔ)器模塊,其特征在于該多個(gè)行地址信號(hào)所傳送的至少六個(gè)行地址命令分組中的多個(gè)行輸入命令包含有至少四筆存儲(chǔ)體地址的設(shè)定信息、十六筆存儲(chǔ)器地址的設(shè)定信息以及四筆存儲(chǔ)器控制命令的設(shè)定信息,且該四筆存儲(chǔ)器控制命令的設(shè)定信息用來被譯碼以產(chǎn)生一存儲(chǔ)器控制命令。
8、如權(quán)利要求7項(xiàng)所述的存儲(chǔ)器模塊,其特征在于該多個(gè)列地址信號(hào)所傳送的至少五個(gè)列地址命令分組中的多個(gè)列輸入命令包含有至少四筆存儲(chǔ)體地址的設(shè)定信息以及十三筆存儲(chǔ)器地址的設(shè)定信息。
9、如權(quán)利要求8項(xiàng)所述的存儲(chǔ)器模塊,其特征在于該多個(gè)列地址信號(hào)所傳送的至少五個(gè)列地址命令分組中的多個(gè)列輸入命令包含有至少一寫入使能輸入命令、一自動(dòng)預(yù)充電輸入命令以及一突發(fā)中斷/突發(fā)長度輸入命令。
10、如權(quán)利要求5項(xiàng)所述的存儲(chǔ)器模塊,其特征在于該多個(gè)輸入接腳包含有:
一行地址芯片選擇信號(hào)接腳,用來接收一行地址芯片選擇信號(hào)以選擇使用一存儲(chǔ)器芯片來接收該多個(gè)行地址信號(hào);
一列地址芯片選擇信號(hào)接腳,用來接收一列地址芯片選擇信號(hào)以選擇使用一存儲(chǔ)器芯片來接收該多個(gè)列地址信號(hào);
兩個(gè)時(shí)鐘信號(hào)接腳,分別用來接收兩個(gè)時(shí)鐘信號(hào);
一內(nèi)部中斷電阻信號(hào)接腳,用來接收一內(nèi)部中斷電阻信號(hào);
一時(shí)鐘使能信號(hào)接腳,用來接收一時(shí)鐘使能信號(hào);
一內(nèi)部中斷電阻接腳,用來接收一內(nèi)部中斷電阻信號(hào);
一校準(zhǔn)信號(hào)接腳,用來接收一校準(zhǔn)信號(hào);以及
一重置信號(hào)接腳,用來接收一重置信號(hào)。
11、一種存取存儲(chǔ)器模塊的方法,其特征在于包含有:
于該存儲(chǔ)器模塊設(shè)置多個(gè)存儲(chǔ)器次模塊,其中每一個(gè)存儲(chǔ)器次模塊包含有多個(gè)存儲(chǔ)器芯片且該多個(gè)存儲(chǔ)器芯片串聯(lián);
于該存儲(chǔ)器模塊設(shè)置多組輸入接腳,用以接收相同的多個(gè)輸入信號(hào);以及
傳送該多個(gè)輸入信號(hào)至相對(duì)應(yīng)的存儲(chǔ)器次模塊中。
12、如權(quán)利要求11項(xiàng)所述的存取存儲(chǔ)器模塊方法,其特征在于該多個(gè)存儲(chǔ)器次模塊以及該多組輸入接腳的數(shù)量均為二。
13、如權(quán)利要求11項(xiàng)所述的存取存儲(chǔ)器模塊方法,特征在于另包含有:
針對(duì)每一個(gè)存儲(chǔ)器次模塊,將多個(gè)輸入信號(hào)經(jīng)由相對(duì)應(yīng)組輸入接腳輸入至該存儲(chǔ)器次模塊的一存儲(chǔ)器芯片中。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于南亞科技股份有限公司,未經(jīng)南亞科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200810091101.9/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 上一篇:直線致動(dòng)器
- 下一篇:讀卡器異物檢測(cè)裝置及讀卡器插口
- 用于控制非易失性存儲(chǔ)器的控制器
- 處理器、存儲(chǔ)器、計(jì)算機(jī)系統(tǒng)、系統(tǒng)LSI及其驗(yàn)證方法
- 存儲(chǔ)和檢索處理系統(tǒng)的數(shù)據(jù)的存儲(chǔ)器系統(tǒng)和性能監(jiān)視方法
- 用于控制半導(dǎo)體裝置的方法
- 存儲(chǔ)器存儲(chǔ)裝置及其測(cè)試方法
- 存儲(chǔ)器裝置及可促進(jìn)張量存儲(chǔ)器存取的方法
- 使用雙通道存儲(chǔ)器作為具有間隔的單通道存儲(chǔ)器
- 用于管理存儲(chǔ)器訪問操作的方法和系統(tǒng)
- 存儲(chǔ)器控制器、存儲(chǔ)裝置和存儲(chǔ)裝置的操作方法
- 具有部分組刷新的存儲(chǔ)器
- 接收裝置以及接收方法、以及程序
- 凈水濾芯以及凈水裝置、以及洗漱臺(tái)
- 隱匿檢索系統(tǒng)以及公開參數(shù)生成裝置以及加密裝置以及用戶秘密密鑰生成裝置以及查詢發(fā)布裝置以及檢索裝置以及計(jì)算機(jī)程序以及隱匿檢索方法以及公開參數(shù)生成方法以及加密方法以及用戶秘密密鑰生成方法以及查詢發(fā)布方法以及檢索方法
- 編碼方法以及裝置、解碼方法以及裝置
- 編碼方法以及裝置、解碼方法以及裝置
- 圖片顯示方法以及裝置以及移動(dòng)終端
- ENB以及UEUL發(fā)送以及接收的方法
- X射線探測(cè)方法以及裝置以及系統(tǒng)
- 圖書信息錄入方法以及系統(tǒng)以及書架
- 護(hù)耳器以及口罩以及眼鏡





