[發明專利]時間數字轉換電路及其相關方法有效
| 申請號: | 200810080784.8 | 申請日: | 2008-02-18 |
| 公開(公告)號: | CN101515155A | 公開(公告)日: | 2009-08-26 |
| 發明(設計)人: | 陳逸琳 | 申請(專利權)人: | 瑞昱半導體股份有限公司 |
| 主分類號: | G04F10/00 | 分類號: | G04F10/00;G04F10/04 |
| 代理公司: | 北京市柳沈律師事務所 | 代理人: | 黃小臨 |
| 地址: | 中國臺灣新*** | 國省代碼: | 中國臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 時間 數字 轉換 電路 及其 相關 方法 | ||
1.一種時間數字轉換電路,包含:
第一延遲電路,具有至少一第一延遲級,用以延遲第一輸入信號以產生第一輸出信號;
第二延遲電路,具有至少一第二延遲級,用以延遲第二輸入信號以產生第二輸出信號;
第一計數器,耦接該第一延遲電路,用以計數該第一輸出信號以產生第一計數值;
第二計數器,耦接該第二延遲電路,用以計數該第二輸出信號以產生第二計數值;以及
比較器,耦接該第一計數器與該第二計數器,用以比較該第一計數值與該第二計數值以產生比較結果信號;
其中該第一延遲級比該第二延遲級具有較大的延遲量,且該第一計數器較該第二計數器較早開始計數,而當該第二計數值落于包含該第一計數值的預定范圍內時,該比較器輸出該比較結果信號。
2.根據權利要求1所述的時間數字轉換電路,其中該比較器是于該第二計數值等于該第一計數值時輸出該比較結果信號。
3.根據權利要求1所述的時間數字轉換電路,其中該比較器耦接至預定電路,且該比較結果信號是作為該預定電路的觸發信號使用。
4.根據權利要求1所述的時間數字轉換電路,其中該第一延遲電路具有多個第一延遲級,且該第一輸出信號是對應至該些第一延遲級中的一部分。
5.根據權利要求1所述的時間數字轉換電路,其中該第二延遲電路具有多個第二延遲級,且該第二輸出信號是對應至該些第二延遲級中的一部分。
6.一種時間數字轉換方法,包含:
使用至少一第一延遲級延遲第一輸入信號以產生第一輸出信號;
使用至少一第二延遲級延遲第二輸入信號以產生第二輸出信號;
計數該第一輸出信號以產生第一計數值;
計數該第二輸出信號以產生第二計數值;以及
比較該第一計數值與該第二計數值以產生比較結果信號;
其中該第一延遲級比該第二延遲級具有較大的延遲量,且該第一計數值較該第二計數值較早開始被計數,而當該第二計數值落于包含該第一計數值的預定范圍內時,輸出該比較結果信號。
7.根據權利要求6所述的時間數字轉換方法,其中該比較該第一計數值與該第二計數值以產生比較結果信號的步驟是于該第二計數值實質上等于該第一計數值時輸出該比較結果信號。
8.根據權利要求6所述的時間數字轉換方法,其中該比較結果信號是作為預定電路的觸發信號使用。
9.根據權利要求6所述的時間數字轉換方法,其中該使用至少一第一延遲級延遲第一輸入信號以產生第一輸出信號的步驟是使用多個第一延遲級,且該第一輸出信號是對應至該些第一延遲級中的一部分。
10.根據權利要求6所述的時間數字轉換方法,其中該使用至少一第二延遲級延遲第二輸入信號以產生第二輸出信號的該步驟是使用多個第二延遲級,且該第二輸出信號是對應至該些第二延遲級中的一部分。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于瑞昱半導體股份有限公司,未經瑞昱半導體股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200810080784.8/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:預測存儲器存取的裝置及其方法
- 下一篇:同軸排列的集光裝置





