[發明專利]在硅片上批量設置和讀取芯片唯一識別碼的方法及電路無效
| 申請號: | 200810044114.0 | 申請日: | 2008-12-17 |
| 公開(公告)號: | CN101751592A | 公開(公告)日: | 2010-06-23 |
| 發明(設計)人: | 毛軍華;彭澤忠;劉敬術 | 申請(專利權)人: | 四川凱路威電子有限公司 |
| 主分類號: | G06K19/07 | 分類號: | G06K19/07;H01L21/00 |
| 代理公司: | 上海浦一知識產權代理有限公司 31211 | 代理人: | 丁紀鐵 |
| 地址: | 621000 四*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 硅片 批量 設置 讀取 芯片 唯一 識別碼 方法 電路 | ||
1.一種在硅片上批量設置芯片唯一識別碼的方法,其特征在于,包括 以下步驟:
1)將硅片上的芯片劃分為多個塊;
2)根據一個塊所包含的芯片數量m,m為大于1的自然數,通過求以2 為底m的對數得到N,N=Log(2)m,當N為整數時,n=N,當N為小數時,n 為N的向上取整,n=floor(N);
3)以第n位為分界將一個塊中所有的位分成兩部分:從芯片最低位第 0位至第(n-1)位為低端位串,從第n位至芯片最高位第(k-1)位的連續 編碼為高端位串,其中,芯片的位長為k,最高位為第(k-1)位,最低位 為第0位;
4)以芯片為單位,以數值0至(m-1)依次設置從第1個芯片至第m 個芯片的低端位串;以塊為單位,統一設置塊內芯片高端位串的數值;
5)根據步驟4)中的低端位串和高端位串的數值,設置唯一識別碼。
2.根據權利要求1所述的在硅片上批量設置芯片唯一識別碼的方法, 其特征在于,所述的芯片為射頻識別芯片。
3.根據權利要求1所述的在硅片上批量設置芯片唯一識別碼的方法, 其特征在于,步驟4)中采用版圖設置方法設置各個芯片的低端位串,或者 采用輔助電路方法設置各個芯片的低端位串。
4.根據權利要求3所述的在硅片上批量設置芯片唯一識別碼的方法, 其特征在于,步驟4)中采用的版圖設置方法有三種:第一種為采用掩模型 只讀存儲器設置低端位串;第二種為采用連線法設置低端位串,將低端位 串對應于數字電路的n個輸入端口,根據低端位串進行編碼,將端口分別 連接到高電位或者低電位;第三種為采用短接或斷開存儲器對應單元的方 法設置低端位串,將存儲低端位串的可編程存儲器對應的單元短接或者斷 開,形成強制輸出。
5.根據權利要求4所述的在硅片上批量設置芯片唯一識別碼的方法, 其特征在于,當采用掩模型只讀存儲器設置低端位串,或者采用連線法設 置低端位串時,步驟5)中將步驟4)中設置的低端位串作為獨立端口與應 用電路相連接直接構成芯片唯一識別碼的低端位串,對一個塊中的各芯片 并行寫入相同的高端位串,或者在步驟5)中先復制步驟4)中設置的各芯 片的低端位串,并與高端位串合并,形成唯一識別碼,將唯一識別碼寫入 可編程存儲器,當采用短接或斷開存儲器對應單元的方法設置低端位串時, 步驟5)中直接對一個塊中的各芯片寫入相同的高端位串,而不再對低端位 串進行編程操作。
6.根據權利要求3所述的在硅片上批量設置芯片唯一識別碼的方法, 其特征在于,步驟4)中采用的輔助電路方法為加法器串聯方法,將m-1個 n位加法器串聯起來,每一級加法器在上一級的基礎上加1,從0級至m-1 級加法器的輸出分別作為第0至第m-1個芯片低端位串的輸入。
7.根據權利要求6所述的在硅片上批量設置芯片唯一識別碼的方法, 其特征在于,步驟5)中先由給芯片編程的外部設備向芯片傳送高端位串的 值,芯片將高端位串和低端位串合并為唯一識別碼,再寫入可編程存儲器, 或者步驟5)中按照矩陣統一編程高端位串,根據對應加法器的輸出值分別 寫入各芯片的低端位串。
8.一種讀取權利要求1所述的芯片唯一識別碼的方法,其特征在于, 分別讀取唯一識別碼的低端位串和高端位串,將兩者合并為完整的唯一識 別碼,或者當芯片中唯一識別碼的高端位串和低端位串相鄰且順序,直接 讀取唯一識別碼。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于四川凱路威電子有限公司,未經四川凱路威電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200810044114.0/1.html,轉載請聲明來源鉆瓜專利網。





