[發(fā)明專利]相位內(nèi)插器無(wú)效
| 申請(qǐng)?zhí)枺?/td> | 200680042548.6 | 申請(qǐng)日: | 2006-12-08 |
| 公開(公告)號(hào): | CN101310440A | 公開(公告)日: | 2008-11-19 |
| 發(fā)明(設(shè)計(jì))人: | Y·范;I·A·揚(yáng) | 申請(qǐng)(專利權(quán))人: | 英特爾公司 |
| 主分類號(hào): | H03H11/16 | 分類號(hào): | H03H11/16;H04L7/033;H03K5/13 |
| 代理公司: | 永新專利商標(biāo)代理有限公司 | 代理人: | 鄔少俊;王英 |
| 地址: | 美國(guó)加*** | 國(guó)省代碼: | 美國(guó);US |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 相位 內(nèi)插 | ||
技術(shù)領(lǐng)域
本發(fā)明總體上涉及電子電路,尤其但并非排他地涉及相位內(nèi)插器。
背景技術(shù)
在許多數(shù)據(jù)通信配置中,在數(shù)據(jù)流的發(fā)射機(jī)和數(shù)據(jù)流的接收機(jī)之間不傳輸獨(dú)立的時(shí)鐘信號(hào)。這樣需要在接收端從數(shù)據(jù)流恢復(fù)時(shí)鐘以便隨后恢復(fù)數(shù)據(jù)。在穿過一個(gè)或多個(gè)時(shí)鐘定時(shí)域傳輸數(shù)字?jǐn)?shù)據(jù)時(shí)常常發(fā)生這個(gè)問題。下面的情況并不少見:在下層頻率時(shí)鐘幾乎相同、但相位彼此不同或變化的時(shí)鐘定時(shí)域之間傳輸數(shù)字?jǐn)?shù)據(jù)。
接收端可以從數(shù)據(jù)流導(dǎo)出抽樣信號(hào),然后使用該抽樣信號(hào)在抽樣時(shí)間對(duì)所接收的數(shù)據(jù)進(jìn)行抽樣以產(chǎn)生最優(yōu)數(shù)據(jù)恢復(fù)。以這種方法可以使數(shù)據(jù)恢復(fù)誤差最小化。需要準(zhǔn)確定時(shí)控制技術(shù)來(lái)實(shí)現(xiàn)和維持最優(yōu)抽樣時(shí)間,在所接收的數(shù)據(jù)流具有高數(shù)據(jù)速率(例如數(shù)據(jù)速率為每秒數(shù)吉比特)時(shí)尤其如此。這種定時(shí)控制包括控制抽樣信號(hào)的相位和頻率,所述抽樣信號(hào)用于對(duì)所接收的數(shù)據(jù)信號(hào)進(jìn)行抽樣。
隨著所接收的數(shù)據(jù)速率增加到每秒數(shù)吉比特的范圍,有效控制接收機(jī)中的抽樣相位的難度相應(yīng)增大。在數(shù)吉比特頻率處這一問題進(jìn)一步嚴(yán)重,因?yàn)閿?shù)據(jù)眼寬(可以對(duì)所接收的數(shù)據(jù)進(jìn)行有效抽樣的時(shí)間段)隨著頻率增加而減小。
常使用相位內(nèi)插器將抽樣相位精確定位在所接收的數(shù)據(jù)眼的中心。為了使建立和保持時(shí)間容限(time?margin)最大化,應(yīng)當(dāng)以高精度和最小化的抖動(dòng)來(lái)定位抽樣時(shí)鐘。此外,由于芯片性能受到供給功率的限制,因此減小相位內(nèi)插器的功耗有助于實(shí)現(xiàn)高性能的抽樣。
發(fā)明內(nèi)容
根據(jù)本發(fā)明的一個(gè)方面,提供了一種相位內(nèi)插器。該相位內(nèi)插器包括:第一電路,其輸出具有第一相位延遲的第一信號(hào)和具有第二相位延遲的第二信號(hào);以及被耦合成從所述第一電路接收所述第一和第二信號(hào)的相位混合器,所述相位混合器包括:多個(gè)電流驅(qū)動(dòng)器,每個(gè)所述電流驅(qū)動(dòng)器包括電流驅(qū)動(dòng)器輸入端和電流驅(qū)動(dòng)器輸出端,所述電流驅(qū)動(dòng)器輸入端被耦合成選擇性地延遲所述第一或第二信號(hào)中的一個(gè),所述電流驅(qū)動(dòng)器輸出端被耦合成輸出相位延遲信號(hào),所述多個(gè)電流驅(qū)動(dòng)器的電流驅(qū)動(dòng)器輸出端耦合到一起以組合來(lái)自所述多個(gè)電流驅(qū)動(dòng)器的相位延遲信號(hào),以產(chǎn)生具有從所述第一和第二相位延遲的可選擇加權(quán)組合內(nèi)插的相位的輸出相位延遲信號(hào);以及多個(gè)第一多路復(fù)用器,每個(gè)所述第一多路復(fù)用器耦合到所述多個(gè)電流驅(qū)動(dòng)器中的一個(gè),每個(gè)所述第一多路復(fù)用器被耦合成接收所述第一和第二信號(hào)并被耦合成獨(dú)立地將所述第一信號(hào)或所述第二信號(hào)選擇性地傳遞到所述多個(gè)電流驅(qū)動(dòng)器中的相應(yīng)一個(gè)的電流驅(qū)動(dòng)器輸入端,每個(gè)所述第一多路復(fù)用器響應(yīng)于相位混合器選擇信號(hào)以共同設(shè)置所述第一和第二相位延遲的所述可選擇加權(quán)組合。
根據(jù)本發(fā)明的另一個(gè)方面,提供了一種用于相位內(nèi)插的方法。該方法包括:產(chǎn)生具有第一相位的第一信號(hào)和具有第二相位的第二信號(hào);產(chǎn)生相位混合器選擇信號(hào);響應(yīng)于所述相位混合器選擇信號(hào)而選擇性地將所述第一或第二信號(hào)中的一個(gè)傳遞到多個(gè)電流驅(qū)動(dòng)器中的每一個(gè);從所述多個(gè)電流驅(qū)動(dòng)器產(chǎn)生多個(gè)相位延遲信號(hào);以及組合所述多個(gè)相位延遲信號(hào)中的每一個(gè)以產(chǎn)生具有從所述第一和第二相位的加權(quán)組合內(nèi)插的第三相位的加權(quán)相位延遲信號(hào),其中從所述多個(gè)電流驅(qū)動(dòng)器產(chǎn)生所述多個(gè)相位延遲信號(hào)包括:通過耦合到每一個(gè)所述電流驅(qū)動(dòng)器的公共節(jié)點(diǎn)吸收第一組合電流;以及通過耦合到每一個(gè)所述電流驅(qū)動(dòng)器的所述公共節(jié)點(diǎn)提供第二組合電流,其中所述第一和第二組合電流具有相等的幅度,以產(chǎn)生上升和下降時(shí)間相等的所述加權(quán)相位延遲信號(hào)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英特爾公司,未經(jīng)英特爾公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200680042548.6/2.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。





