[發明專利]微控制器波形發生無效
| 申請號: | 200680030472.5 | 申請日: | 2006-08-22 |
| 公開(公告)號: | CN101243424A | 公開(公告)日: | 2008-08-13 |
| 發明(設計)人: | 阿塔·科哈恩;格雷格·古德休;潘卡·什里瓦斯塔瓦 | 申請(專利權)人: | NXP股份有限公司 |
| 主分類號: | G06F15/78 | 分類號: | G06F15/78;G06F1/03 |
| 代理公司: | 北京天昊聯合知識產權代理有限公司 | 代理人: | 陳源;張天舒 |
| 地址: | 荷蘭艾*** | 國省代碼: | 荷蘭;NL |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 控制器 波形 發生 | ||
1.一種方法,包括:提供一種微控制器集成電路,該微控制器集成電路包括可編程處理器、與處理器操作性耦接的嵌入式存儲器、與微控制器和存儲器操作性耦接的波形控制電路以及若干端子,每個端子均被構成用于耦接到微控制器集成電路;根據處理器所執行的編程,把波形位組合格式存儲到存儲器中;根據期望的同步的時序,通過微控制器集成電路外部的一個或多個端子,用波形電路控制存儲器中所存儲的波形位組合格式的傳送;以及在此傳送過程中,用處理器執行不同處理的指令序列。
2.根據權利要求1的方法,其中處理器、存儲器以及波形電路被耦接到公用總線。
3.根據權利要求1的方法,其包括,響應于處理器,用波形控制電路啟動傳送。
4.根據權利要求1的方法,其包括,響應于處理器所執行的編程,重復波形位組合格式的傳送。
5.根據權利要求1的方法,其中不同處理包括用處理器來進行中斷。
6.根據權利要求1的方法,其包括,根據處理器在一個或多個寄存器中所存儲的值,選擇一個或多個輸出端子。
7.根據權利要求1的方法,其中提供了作為通用輸入/輸出管腳的端子,該方法包括,在存儲器和一個或多個其它嵌入式裝置之間,有選擇地切換每個輸入/輸出管腳。
8.根據權利要求1的方法,其包括,響應于波形位組合格式的
傳送,控制從微控制器集成電路外部的電路裝置對微控制器集成電路的信息輸入。
9.一種設備,包含:微控制器集成電路裝置,該微控制器集成
電路裝置包括:嵌入式存儲器;
與所述存儲器操作性耦接的波形控制電路;若干端子,每個端子均被構成用以提供對微控制器集成電路的外部連接;以及可編程處理器,響應于第一指令序列的執行,用來以期望的傳送時序把波形位組合格式存儲到嵌入式存儲器中,當處理器執行第二指令序列用來通過處理器執行不同處理時,波形電路響應于可編程處理器,根據期望的時序,通過一個或多個端子控制所述存儲器中所存儲的波形位組合格式的同步傳送。
10.根據權利要求9的設備,其中處理器、存儲器以及波形控制電路被耦接到公用總線。
11.根據權利要求9的設備,其中每個端子都是共享的通用輸入/輸出管腳,并且微控制器集成電路包括一個或多個其它嵌入式裝置和一個或多個寄存器,所述寄存器用以在存儲器和一個或多個其它嵌入式裝置之間有選擇地切換每個端子。
12.根據權利要求9的設備,其中波形控制電路包括計時器,該計時器與處理器所執行的指令同步。
13.根據權利要求9的設備,其中微控制器集成電路包括這樣的裝置,在不同處理執行的過程中,該裝置用于進行中斷。
14.根據權利要求9的設備,進一步包括與微控制器集成電路的一個或多個端子連接的外部電路裝置以及微控制器集成電路,微控制器集成電路包括這樣的裝置,響應于波形位組合格式,該裝置用于從電路裝置接收輸入數據。
15.一種方法,包括:提供微控制器集成電路,該微控制器集成電路包括可編程處理器、與處理器操作性耦接的嵌入式存儲器、與處理器和存儲器操作性耦接的波形控制電路以及若干輸入/輸出管腳,每個輸入/輸出管腳均被構成用以在存儲器和至少一個不同的嵌入式裝置之間有選擇地切換;和
用處理器執行第一指令序列;響應于第一指令序列的執行,通過一個或多個輸入/輸出管腳,波形電路啟動在存儲器中所存儲的波形位組合格式的傳送并控制傳送的時序;以及在傳送過程中,用處理器執行第二指令序列,傳送是在波形電路的控制下進行的。
16.根據權利要求15的方法,其包括,在第二指令序列的執行過程中,重復波形位組合格式的傳送。
17.根據權利要求15的方法,其中第二指令序列的執行包括用處理器進行中斷。
18.根據權利要求15的方法,其包括,根據處理器在寄存器中所存儲的值,選擇一個或多個輸入/輸出管腳。
19.根據權利要求15的方法,其包括,響應于波形位組合格式的傳送,控制從微控制器集成電路外的電路裝置對微控制器的信息輸入。
20.一種設備,包括:微控制器集成電路裝置,該微控制器集成電路裝置包括:嵌入式存儲器;與所述存儲器操作性耦接的波形控制電路;若干輸入/輸出管腳,每個輸入/輸出管腳均被構成用來在所述存儲器和至少一個不同的嵌入式裝置之間有選擇地切換;以及可編程處理器,可編程處理器包括這樣的裝置,該裝置用于執行第一指令序列用以把波形位組合格式存儲在嵌入式存儲器中,并且用以指定波形位組合格式的時序;以及其中,波形電路包括這樣的裝置,當處理器執行第二指令序列來用處理器執行不同的處理時,根據時序,該裝置通過一個或多個管腳控制在所述存儲器中所存儲的波形位組合格式的同步傳送。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于NXP股份有限公司,未經NXP股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200680030472.5/1.html,轉載請聲明來源鉆瓜專利網。





