[發明專利]處理器中的可再配置邏輯無效
| 申請號: | 200680006803.1 | 申請日: | 2006-02-23 |
| 公開(公告)號: | CN101133409A | 公開(公告)日: | 2008-02-27 |
| 發明(設計)人: | 雷蒙德·馬克·馬克尼爾 | 申請(專利權)人: | CLEAR-SPEED科技公司 |
| 主分類號: | G06F15/78 | 分類號: | G06F15/78 |
| 代理公司: | 深圳創友專利商標代理有限公司 | 代理人: | 江耀純 |
| 地址: | 英國布*** | 國省代碼: | 英國;GB |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 處理器 中的 配置 邏輯 | ||
1.一種數據處理器,其包括處理元件陣列,所述陣列中的每一元件均包括各自的可再配置邏輯單元,借此可隨意地再配置每一處理元件的邏輯能力。
2.根據權利要求1所述的數據處理器,其進一步包括適合于預先加載配置指令的存儲器構件,借此可從所述被預先加載的存儲器構件中自動排序每一處理元件的配置狀態。
3.根據權利要求2所述的數據處理器,其中所述存儲器構件包括RAM。
4.根據權利要求3所述的數據處理器,其中所述RAM對于每一處理元件來說是局域的。
5.根據權利要求4所述的數據處理器,其中所述處理元件適合于再配置為不同狀態,使得不同處理元件的可配置邏輯單元實施不同的功能。
6.根據權利要求3所述的數據處理器,其中所述RAM對于所有所述處理元件來說是全域的,使得所有處理元件均適合于經再配置以同時執行相同功能。
7.根據權利要求4或權利要求6所述的數據處理器,其中所有所述可配置邏輯單元均適合于在加載時間或在運行時間并行配置。
8.根據權利要求7所述的數據處理器,其中所有所述可配置邏輯單元均適合于在線程切換時配置。
9.根據權利要求7或權利要求8所述的數據處理器,其中所有所述可配置邏輯單元均適合于在程序控制下由其自身各自的處理元件同時配置/修改。
10.根據權利要求4所述的數據處理器,其中所有所述可配置邏輯單元均適合于通過其自身各自的處理元件在運行時間從微碼存儲器中的許多配置中選擇特定配置來配置。
11.根據權利要求1所述的數據處理器,其中所有所述可配置邏輯單元均適合于響應于在編譯時間從預定義函數庫中進行選擇來配置。
12.根據權利要求1所述的數據處理器,其中所有所述可配置邏輯單元均適合于按如下方式配置:響應于在編譯時間由編譯工具從對應用程序的分析中所作出的創建來配置。
13.根據前述權利要求中任一權利要求所述的數據處理器,其中所述處理器為SIMD處理器。
14.根據權利要求1所述的數據處理器,其中每一所述處理元件進一步包括算術邏輯單元。
15.根據權利要求14所述的數據處理器,其中所述可配置邏輯單元適合于執行飽和算術,且所述算術邏輯單元適合于執行非飽和算術。
16.根據權利要求1所述的數據處理器,其中所述可配置邏輯單元適合于模仿算術邏輯單元。
17.一種大體上如本文參看圖式所描述的數據處理器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于CLEAR-SPEED科技公司,未經CLEAR-SPEED科技公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/200680006803.1/1.html,轉載請聲明來源鉆瓜專利網。





