[發(fā)明專利]減少了刷新工作時的功耗的半導(dǎo)體存儲器無效
| 申請?zhí)枺?/td> | 02104679.4 | 申請日: | 2002-02-10 |
| 公開(公告)號: | CN1391228A | 公開(公告)日: | 2003-01-15 |
| 發(fā)明(設(shè)計)人: | 坪內(nèi)彌生;伊藤孝 | 申請(專利權(quán))人: | 三菱電機(jī)株式會社 |
| 主分類號: | G11C11/401 | 分類號: | G11C11/401;G11C11/406 |
| 代理公司: | 中國專利代理(香港)有限公司 | 代理人: | 楊凱,葉愷東 |
| 地址: | 日本*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 減少 刷新 工作 功耗 半導(dǎo)體 存儲器 | ||
1.一種半導(dǎo)體存儲器,其特征在于:
具備包含排列成行列狀的多個存儲單元(MC)的存儲器塊,
上述存儲器塊包含:
與上述行對應(yīng)的多條字線(WL);
與上述列對應(yīng)的多個位線對(BLP);
有選擇地激活上述多條字線中的一部分的行譯碼電路(10#0~10#3);
選擇上述多個位線對中的一部分的列譯碼電路(12#0~12#3);以及
放大在上述多條位線上已被讀出的數(shù)據(jù)的讀出放大器電路(16#0~16#3),
(半導(dǎo)體存儲器)還具備進(jìn)行上述行譯碼電路和上述讀出放大器電路的控制的控制電路,
上述控制電路包含:
由從外部供給的控制信號檢測出多個指令的指令譯碼電路(52);以及
行激活時序控制部(62),根據(jù)上述指令譯碼電路的輸出,輸出表示上述字線的激活時序的第1激活信號和表示上述讀出放大器電路的激活時序的第2激活信號,
上述行激活時序控制部在上述指令譯碼電路已檢測出的指令是第1指令時,在激活上述第1激活信號之后經(jīng)過了第1延遲時間后激活上述第2激活信號,在上述指令譯碼電路已檢測出的指令是第2指令時,在激活上述第1激活信號之后經(jīng)過了比上述第1延遲時間長的第2延遲時間后激活上述第2激活信號。
2.如權(quán)利要求1中所述的半導(dǎo)體存儲器,其特征在于:
上述行激活時序控制部具有:
第1信號發(fā)生部(132、134),根據(jù)上述第1和第2指令來激活上述第1激活信號;以及
第2信號發(fā)生部(136),在上述指令譯碼電路已檢測出的指令是上述第1指令時,使上述第1信號發(fā)生部的輸出延遲一段上述第1延遲時間,在上述指令譯碼電路已檢測出的指令是上述第2指令時,使上述第1信號發(fā)生部的輸出延遲一段上述第2延遲時間,來輸出上述第2激活信號。
3.如權(quán)利要求2中所述的半導(dǎo)體存儲器,其特征在于:
上述第2信號發(fā)生部具有:
第1延遲電路(164),接受上述第1信號發(fā)生部的輸出,使之延遲一段上述第1延遲時間;
第2延遲電路(166),接受上述第1延遲電路的輸出,使之再延遲一段上述第2延遲時間與上述第1延遲時間之差的時間;以及
選擇電路(168~172),根據(jù)上述指令譯碼電路已檢測出的指令選擇上述第1、第2選擇電路的輸出的某一方,來輸出上述第2激活信號。
4.如權(quán)利要求1中所述的半導(dǎo)體存儲器,其特征在于:
上述第1指令是行激活指令,
上述第2指令是自動刷新指令。
5.如權(quán)利要求4中所述的半導(dǎo)體存儲器,其特征在于:
上述指令譯碼電路包含檢測出上述自動刷新指令的指令譯碼器(74),
上述控制電路包含:
刷新控制電路(82),根據(jù)上述指令譯碼器的輸出,指示刷新工作的開始;以及
計數(shù)器電路(86),根據(jù)上述刷新控制電路的輸出,產(chǎn)生刷新地址。
6.如權(quán)利要求1中所述的半導(dǎo)體存儲器,其特征在于:
上述第1指令是行激活指令,
上述第2指令是自刷新指令。
7.如權(quán)利要求6中所述的半導(dǎo)體存儲器,其特征在于:
上述指令譯碼電路包含檢測出上述自刷新指令的指令譯碼器(76),
上述控制電路包含:
定時器電路(80),根據(jù)上述指令譯碼器的輸出,周期性地指示刷新工作的開始;以及
計數(shù)器電路(86),根據(jù)上述定時器電路的輸出,產(chǎn)生刷新地址。
8.如權(quán)利要求1中所述的半導(dǎo)體存儲器,其特征在于:
還具備發(fā)生上述字線的激活電位的電位發(fā)生電路(424),
上述電位發(fā)生電路為了執(zhí)行上述第1指令而發(fā)生第1電位作為上述激活電位,并根據(jù)上述第2指令而發(fā)生比上述第1電位低的第2電位作為上述激活電位。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于三菱電機(jī)株式會社,未經(jīng)三菱電機(jī)株式會社許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/02104679.4/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 一種基于功耗池的集群功耗分配方法
- 遠(yuǎn)端射頻單元及其功耗限制方法、以及基站控制器
- 一種基站功耗的監(jiān)測方法及裝置
- 一種整機(jī)柜功耗限制方法及裝置
- 功耗處理方法、裝置、電子設(shè)備及計算機(jī)可讀介質(zhì)
- 一種整機(jī)箱功耗的分配方法、系統(tǒng)、裝置及可讀存儲介質(zhì)
- 一種基于LSTM的機(jī)房功耗預(yù)警方法、系統(tǒng)、終端及存儲介質(zhì)
- 功耗調(diào)節(jié)方法、裝置、存儲介質(zhì)、服務(wù)器和終端
- 一種數(shù)據(jù)中心的功耗控制方法、系統(tǒng)及相關(guān)組件
- 一種延遲掉電省功耗方法和裝置





