[其他]具有微分脈沖編碼調制器的數據簡化電路無效
| 申請號: | 86101610 | 申請日: | 1986-03-13 |
| 公開(公告)號: | CN86101610A | 公開(公告)日: | 1986-10-01 |
| 發明(設計)人: | ??恕湢柤犹?/a> | 申請(專利權)人: | 聯邦德國ITT工業有限公司 |
| 主分類號: | H04N5/14 | 分類號: | H04N5/14 |
| 代理公司: | 中國國際貿易促進委員會專利代理部 | 代理人: | 姚珊 |
| 地址: | 聯邦德國弗*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | 在本電路中,實際影響時間臨界回路計算時間的各分支電路,只不過是一個減法器(S2)、一個數字轉換器(q)和一個延遲元件(V3)。如果本電路通過采用CMOS或N溝道MOS技術予以實現的話,那么,要被簡化比特數的數字視頻信號就會具有17-20mHz的時鐘頻率。其他各分支電路與時間臨界回路連接。 | ||
| 搜索關鍵詞: | 具有 微分 脈沖 編碼 調制器 數據 簡化 電路 | ||
【主權項】:
1、用于簡化數字視頻信號比特數的具有微分脈沖編碼調制器的數據簡化電路,包括諸如分支電路延遲元件(v……)、加法器(a……)、減法器(s……)、乘法器(m……)、及一個水平預測器、一個垂向預測器和一個數字轉換器,水平預測器和垂向預測器,以二的各次方作為權重因子,此預測基于在電視圖象行的被考慮的數據字之前的一個數據字,基于上一行的相應數據字,且還基于與這個被考慮過的數據字相應的上一行的數據字,數字轉換器(q)的輸出數據,通過代碼轉換器(cw)轉換為具有簡化的比特數的輸出信號(ru),以及,-設計為并行數據處理分支電路的分支電路;-輸入數據被饋入第一個延遲元件(v1),其輸出被耦合入第一個減法器(s1)的被減數輸入端,且隨時鐘信號頻率變化;-第一個減法器(s1)的輸出,通過第二個延遲元件(v2),與第二個減法器(s2)的被減數輸入相連,(s2)的輸出被耦合入數字轉換器(q)的輸入;-數字轉換器(q)的輸出,通過第三個延遲元件(v3),被耦合入第一個加法器的第一個輸入;又通過第一個系數為2-1的乘法器(m11),被耦合入第二個減法器(s2)的減數輸入;-由第一、第二和第三(v1、v2、v3)每個延遲元件造成的延遲,等于時鐘信號的周期;其特征如下:-數字轉換器(q)的輸出,直接與第三個延遲元件(v3)的輸入相連。-第三個減法器(s3)的被減數輸入輸出通路,先于第一個延遲元件(v1)。-第一個加法器(a1)的輸出,通過第一個系數為2-2的乘法器(m21),被耦合入第一個減法器(s1)的減數輸入;又通過第四個延遲元件(v4)和第二個系數為2-1的乘法器(m12),被耦合入第一個加法器(a1)的第二個輸入;且還通過第五個延遲元件(v5),被耦合入第二個加法器(a2)的第一個輸入,a2的輸出與垂向預測器vp的輸入相連;-垂向預測器vp的輸出,通過第六個延遲元件(v6),被耦合入第三個加法器(a3)的第一個輸入,a3的輸出與第三個減法器(s3)的減數輸入相連,vp的輸出又通過第七個延遲元件(v7)和第三個系數為2-1的乘法器(m13),被耦合入第三個加法器(a3)的第二個輸入;且還通過第八個延遲元件(v8),被耦合入第二個加法器(a2)的第二個輸入;-第四、第五、第六和第七(v4……v7)的每個延遲元件的延遲,均等于第一個延遲元件(v1)的延遲;第八個延遲元件(v8)的延遲,是第一個延遲元件(v1)延遲的四倍。
下載完整專利技術內容需要扣除積分,VIP會員可以免費下載。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯邦德國ITT工業有限公司,未經聯邦德國ITT工業有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/patent/86101610/,轉載請聲明來源鉆瓜專利網。
- 上一篇:供金屬潤滑用的特壓添加劑
- 下一篇:檢測和測量氣體的方法和儀器





