[其他]電荷耦合器件無效
| 申請?zhí)枺?/td> | 88102808 | 申請日: | 1988-05-09 |
| 公開(公告)號: | CN88102808A | 公開(公告)日: | 1988-11-30 |
| 發(fā)明(設(shè)計)人: | 阿利·史洛 | 申請(專利權(quán))人: | 菲利浦光燈制造公司 |
| 主分類號: | G11C19/28 | 分類號: | G11C19/28 |
| 代理公司: | 中國專利代理有限公司 | 代理人: | 何耀煌,肖掬昌 |
| 地址: | 荷蘭艾恩*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 電荷耦合器件 | ||
本發(fā)明涉及一種包括串行-并行-串行(SPS)類型存儲器的電荷耦結(jié)器件,它具有串行輸入寄存器和串行輸出寄存器,以及位于這些寄存器之間的并行區(qū)域,對于儲存在該并行區(qū)域內(nèi)由各比特組成的每一行,所述串行輸入寄存器用由各比特組成的一個子行作連續(xù)n次填充,所用方法是,將一子行的各比特儲存在該并行區(qū)域中另一子行各比特之間。
這種類型的電荷耦合器件,特別在Howes和Morgan的書“Charge-Coupled????Devices????and????Systems”,John????Wiley????and????Sons????Ltd.出版,1980版,第200頁的那章“Interlaced????SPS”中有所說明。通過使用交錯存儲原則,每級串行寄存器對應(yīng)的并行寄存器數(shù)目可以增加,按照這個原則,將所述并行區(qū)域中各行以若干子行的形式讀入寄存器中,將這些子行加入并行區(qū)域中則形成完整的一行。這樣,對于給定的行長度,就可以減小各串行寄存器的長度,因而可減小所需晶體表面積的尺寸。此外,還可以減少在各串行寄存器中進(jìn)行的快速遷移步驟的數(shù)目。
SPS存儲器的具體應(yīng)用,特別在IEEE????Transactions????on????Consumer????Electronics,Vol.CE-29,№3,August????1983,P.242/248上M.J.Pelgrom等人的論文“A????Digital????Field????Memory????for????Televi-sion????Receivers”中作了描述。此處所述的系統(tǒng)中,以數(shù)字形式(即7比特,并行至7308千比特存儲器)來提供視頻信息。各個存儲器(芯片)本身又由8個SPS塊組成,供入其中的信息以信號分離的形式讀出。各存儲器的結(jié)構(gòu)形式使得電視兩行的信息(諸比特)儲存在各自塊的各自行中。為了將各比特從串行輸入寄存器轉(zhuǎn)移到并行區(qū)域,可以使用水平回掃時間(大約12微秒)。
通常在SPS存儲器中,所述串行寄存器的長度共計是N比特,并行區(qū)域的時鐘頻率fp則總是比該串行寄存器的時鐘頻率fs高得多,其結(jié)果,耗散大部分都發(fā)生在各串行寄存器中。由于這個理由,進(jìn)一步減小各串行寄存器的長度將是所希望的。
可以發(fā)現(xiàn),要減小各串行寄存器長度的另一理由是可能在面積上有所節(jié)約。由并行區(qū)域占用的表面積將基本上只決定于存儲容量,因而將大體上不會因?yàn)榭s短各串行寄存器而改變。所述在面積上的節(jié)約,是通過減少由各串行寄存器和關(guān)連的時鐘線等等的布線所占用的面積,以及減少各退交錯電極所占用的面積來達(dá)到的。
大家還知道,在電荷耦合器件中電荷遷移期間總是發(fā)生電荷損失。這些電荷損失隨著遷移率增長而變得更大,因而在各串行寄存器中是最大的。這可說是要將各串行寄存器的長度減至最小的第三個理由。
本發(fā)明的目的在于提供一種在開頭一節(jié)中描述的那種類型的串行-并行-串行存儲器,其中各串行寄存器的長度能夠進(jìn)一步予以減小。
按照本發(fā)明的電荷耦合器件的特征在于,所述串行寄存器設(shè)置有包括一附加存儲器的輸入級,該附加存儲器中,當(dāng)串行輸入寄存器用第一子行填滿時,至少下一子行的第一比特能夠被儲存,而在該第一子行被轉(zhuǎn)移到所述并行區(qū)域之后,就可以將儲存在附加存儲器中的各比特,以及下一子行所剩的各比特讀入該串行輸入寄存器中。
當(dāng)?shù)诙有械拈_頭一(些)比特儲存在附加存儲器中時,信息流中獲得一暫停時間,可以利用該時間將第一子行從串行輸入寄存器轉(zhuǎn)移到并行區(qū)域中。在這件事完成之后,就可以將第二子行整個地讀入輸入串行寄存器中。結(jié)果,串行輸入寄存器的長度就可以小一些,例如是所要引入的不間斷數(shù)據(jù)流的一半。
一個最佳實(shí)施例的特征在于:所述附加存儲器由N比特移位寄存器構(gòu)成,將其輸入端耦合到一開關(guān)裝置上,并將其輸出端耦合到輸入寄存器的輸入端,其結(jié)果,所供給的信息可以直接地或經(jīng)由移位寄存器提供給串行輸入寄存器。在這個實(shí)施例中,只要調(diào)節(jié)所述開關(guān)就可以確定,信息流是直接提供給輸入寄存器的輸入端,還是經(jīng)由移位寄存器提供給它。
現(xiàn)在參照一個實(shí)施例和所附各簡圖,對本發(fā)明作更充分的描述,其中:
圖1展示-SPS存儲器的電路圖,
圖2表示作為時間t的函數(shù)的所供給信息的示意圖,
圖3展示,借助交錯存儲方法將信息提供給并行區(qū)域的概略圖象,
圖4表示按照本發(fā)明的SPS存儲器的電路圖,
圖5表示,在圖4所示的器件中,將信息作為時間t的函數(shù)予以提供的示意圖,
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于菲利浦光燈制造公司,未經(jīng)菲利浦光燈制造公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/88102808/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:交流電梯控制裝置
- 下一篇:一種半導(dǎo)體器件互連的制造方法





