[其他]二次群數字分支設備無效
| 申請號: | 87205599 | 申請日: | 1987-03-26 |
| 公開(公告)號: | CN87205599U | 公開(公告)日: | 1988-05-25 |
| 發明(設計)人: | 吳巍 | 申請(專利權)人: | 電子工業部54研究所 |
| 主分類號: | H04L11/15 | 分類號: | H04L11/15;H04M7/12 |
| 代理公司: | 河北省專利事務所 | 代理人: | 高錫明,續京沙 |
| 地址: | 河北省石*** | 國省代碼: | 河北;13 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 二次 數字 分支 設備 | ||
本發明涉及一種改進后的數字通信網傳輸分支控制設備。該設備特別適用于以鏈形連接方式組成的數字通信網。例如沿鐵路和石油傳輸管道分布的數字通信網。
在數字通信的高次群干線傳輸過程中,一些中間站(局)通常僅需要接收干線中的一部分話路,而其余的話路應繼續下傳給干線下游的各站。因此,設置在這些中間站上的通信設備應具有完成部分話路“上/下”控制的功能。CCITT(國際電報電話咨詢委員會)把這種分支功能稱為外接續(E????xternal????Access)。目前,為了完成分支功能,通常使用CCITT推薦的標準復接器在中間站完成轉接功能。例如在速率為8448kb/s的二次群數字干線上提供一個速率為2048kb/s的基群分支時,需要兩套標準復接器,參見圖1,每套標準復接器主要由同步復接電路(MUX),同步分接電路〔DMX〕,以及碼速調整電路〔G〕和碼速恢復電路〔D〕組成。該方案有兩個主要缺點:其一,由于采用的是標準復接器,在分支點上,除了一個需要分支的基群碼流外,其它三個需要下傳的基群碼流要經歷一個分接、碼速恢復,然后再重新調整和復接的過程,也正是由于這一過程的存在,會給這些中繼碼流引入附加的塞入抖動。以采用正碼速調整的二次群復接器為例,對2048kb/s的中繼碼流所引入的最大塞入抖動可達21.5%UI。在一個數字通信干線中,特別是在專用的數字通信網中,常包含較多的分支點,如果在每一個分支點都給中繼碼流引入附加抖動,經幾次轉接后中繼碼流的抖動將超出CCITT所規定的抖動容限(25%UI)。其二,使用標準復接器來完成分支功能,會造成分支點上設備量增加,造成不應有的浪費。
本發明的目的是提供一種中繼型的二次群復用設備——二次群數字分支設備。它可以減分支點的設備量,并且在完成分支功能的過程中,對中繼的群碼流不引入塞入抖動,即可以使中繼碼流無損傷地通過分支點,從而提高了數字干線的傳輸質量。
本發明的構成,如附圖2所示。圖中各單元電路的功能如下:
接口電路〔FR〕
8M接收電路〔FR8〕和8M發送電路〔FT8〕用來完成8448kb/s群路碼流的二進制碼與HDB3碼之間的轉換。
2M接收電路〔FR2〕和2M發送電路〔FT2〕用來完成2048kb/s支路碼流的二進制碼與HDB3碼之間的轉換。
時鐘保護電路〔TP〕:
時鐘保護電路〔TP〕由能夠自動切換的邏輯電路〔CL〕和鎖相環〔PLL〕組成,在任何情況下都能向分支設備和下游的通信干線提供正確的時鐘信號。
提取/插入電路〔T/I〕:
提取/插入電路〔T/I〕中,第一寄存器〔IC1〕,第二寄存器〔IC2〕,分離寄存器〔IC4〕和選擇控制器〔IC6〕主要完成對需要分支的支路碼流的“上/下”控制,并使無需分支的中繼碼流無損傷地通過分支點。
幀同步電路〔FS〕:
參照圖6,用來使分支設備與干線中的群碼流保持幀同步關系,以保證分支功能的正確完成。在本發明中,控制門〔YF1〕的輸入端增加了控制信號〔FAL〕,當上游出現故障時,幀同步單元可以處于保持狀態,而不進行搜捕操作;避免了失幀的擴散。該電路還可以完成幀定位信號的再生,從而消除幀定位信號中的誤碼積累。
告警電路〔AS〕:
用來完成上游信號和本地設備的監測功能。
時序電路〔TA〕:
時序電路〔TA〕由幀結構產生器〔FP〕和編碼電路〔CD〕組成,用來產生分支設備所需要的各種控制信號。
碼速調整電路〔G〕和碼速恢復電路〔D〕:
對需要“上/下”的支路碼流進行碼速調整和去調整的操作。
本發明適用于以2048kb/s為基群速率并且采用正碼速調整技術的二次群傳輸干線。它可以消除由于使用標準復接器在分支點所引入的塞入抖動,提高干線中群碼流時傳輸質量。另外,還可以減少分支站的設備量,與標準復接器相比,分支站的設備量可節省30%左右,達到降低成本,節省開支的目的,并且可以減少設備安裝,調制的工作量。
以下結合附圖對本發明作進一步的描述:
附圖2是本發明的邏輯原理圖。
附圖3是時鐘保護電路〔TP〕的原理電路圖。
附圖4是時序電路〔TA〕的原理電路圖。
附圖5是時序電路〔TA〕的工作波形圖。
附圖6是提取/插入電路〔T/I〕和幀同步電路〔FS〕的原理電路圖。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于電子工業部54研究所,未經電子工業部54研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/87205599/2.html,轉載請聲明來源鉆瓜專利網。





