[其他]數字式零中頻選擇性裝置無效
| 申請號: | 86101766 | 申請日: | 1986-03-19 |
| 公開(公告)號: | CN1003694B | 公開(公告)日: | 1989-03-22 |
| 發明(設計)人: | 扎斯普·史蒂芬·C;朗利·萊斯特·A;拉姆伯特·卡瑟尼·H | 申請(專利權)人: | 莫托羅拉公司 |
| 主分類號: | 分類號: | ||
| 代理公司: | 中國國際貿易促進委員會專利代理部 | 代理人: | 李勇 |
| 地址: | 美國.*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數字式 中頻 選擇性 裝置 | ||
1、接收機裝置中對要再現的輸入信號起作用的數字零中頻選擇性部分電路,包括:
用來提供周期性時鐘信號的時鐘;
連接到所述的時鐘裝置的數字振蕩器,用來提供第一和第二數字化離散時間信號,并使第一數字化離散時間信號比第二數字化離散時間信號在相位上領先90°;
數字正交混頻器,用于將輸入信號和所述的第一及第二數字化離散時間信號進行混頻,以給出中心頻率實際上為零赫芝具有選定頻帶寬度的第一和第二數字化輸出信號,以及
第一和第二數字濾波器,各包括:
與上述數字化輸出信號耦合的,分解的,內部多路傳輸的濾波器節;
與上述分解的濾波器節連接的抽樣速率縮減器;
與上述抽樣速率縮減器相連的無乘法器數字濾波器節;
任何數量的附加元乘法器數字濾波器節級連在一起以獲得一選定的序列數字濾波器;
藉此,上述第一和第二數字濾波器對上述第一和第二數字化輸出信號的頻率進行選擇性頻帶限制,從而給出第一和第二已濾波的數字化輸出信號。
2、發射機裝置中對第一和第二輸入信號起作用的數字零中頻選擇性裝置電路,其特點為:
用來提供周期性時鐘信號的時鐘;
數字振蕩器,連接到所述的時鐘裝置,以用來提供第一和第二數字化離散時間信號,并使所述的第一數字化離散時間信號比所述的第二數字化離散時間信號在相位上領先90°;
第一和第二數字濾波器,連接到所述的第一和第二輸入信號以及所述的時鐘裝置,上述第一和第二數字濾波器裝置各包括:
至少一個與上述數字化輸入信號耦合的無乘法器數字濾波器節;
與上述至少一個無乘法器數字濾波器連接的抽樣速率增加器;
至少一個與上述抽樣速率增加器相連的,分解的,內部多路傳輸的濾波器節;
上述第一和第二數字濾波器對上述第一和第二輸入信號進行選擇性頻帶限制,從而給出第一和第二已濾波的輸入信號;
數字正交混頻器,用于將所述的第一和第二已濾波的輸入信號與第一和第二數字化信號進行混頻,以給出第一和第二數字化輸出信號。
3、權利要求1的電路,其中所述的數字振蕩器裝置進一步包括:
二進制地址電路,具有一個輸入端口接收頻率信息信號,和另一個輸入端口接到所述的時鐘裝置,以給出二進制地址信號;
二進制存儲寄存器,連接到所述的二進制地址電路,以給出多個存入的二進制信號;以及
組合器,設計安排它是為組合所述的被存入的二進制信號,給出所述的第一和第二數字化離散時間信號。
4、權利要求1的電路,其中所述的數字式正交混頻器進一步包括:
第一和第二分立式混頻器,每個連接到所述的輸入信號,并且還分別連接所述的第一和第二數字式離散時間信號中相應的一個信號,以給出所述的第一和第二數字化輸出信號。
5、權利要求3的電路,其中所述二進制地址電路包括由多個單比特存儲寄存器構成的第一和第二二進制存儲寄存器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于莫托羅拉公司,未經莫托羅拉公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/86101766/1.html,轉載請聲明來源鉆瓜專利網。
- 同類專利
- 專利分類





