[其他]波形整形裝置無效
| 申請?zhí)枺?/td> | 85106498 | 申請日: | 1985-08-29 |
| 公開(公告)號: | CN85106498A | 公開(公告)日: | 1987-03-11 |
| 發(fā)明(設計)人: | 小島雄一;騰田悅美;秀島泰博 | 申請(專利權)人: | 索尼株式會社 |
| 主分類號: | H04L25/03 | 分類號: | H04L25/03 |
| 代理公司: | 中國專利代理有限公司 | 代理人: | 匡少波 |
| 地址: | 日本東京都品*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 波形 整形 裝置 | ||
本發(fā)明一般涉及對基帶形式的數(shù)字信號進行波形整形的波形整形裝置。具體地說,涉及一種對畸變進行校正而改進精度的波形整形裝置。
眾所周知,在數(shù)據(jù)傳輸中,為減小符號間的干擾引起的碼誤差,必須使波形均衡。也就是說,基帶信號應具有它自己的整形后的波形,這也可以認為,在奈奎斯特第一基準上,或在脈沖響應波形的時間軸上,波形以等間隔通過零點。
為增加校正畸變時的精度,最好利用數(shù)字電路進行波形整形。但是,在利用現(xiàn)有技術由數(shù)字電路構成波形整形裝置的情況下,要額外地引起波形整形裝置沿某一極性方向移動,導致給定數(shù)據(jù)的字長不可能有效地充分利用。換句話說,總個動態(tài)范圍不能得到充分利用。
因此,本發(fā)明的目的是提供一種波形整形裝置,即使當附加輸出往一個極性方向移動時,該裝置也能達到所要求的動態(tài)范圍。
本發(fā)明的另外一個目的是,提供一個包括系數(shù)乘法器的波形整形裝置,其系數(shù)的編碼由2的補碼的二進碼的偏移得出,同時利用碼轉換器,將偏移的2的補碼二進碼復原為正常的2的補碼二進碼,或原來的2的補碼二進碼,該復原過程發(fā)生在數(shù)據(jù)用倍乘系數(shù)加權之后,倍乘系數(shù)則由加法器得到。
根據(jù)本發(fā)明的具體裝置,可以得到一個波形整形裝置,它包括:一個具有鐘脈沖輸入終端的移位寄存器,一個數(shù)據(jù)輸入終端和多個數(shù)據(jù)輸出終端;多個系數(shù)乘法器,每個乘法器均有各自的輸入終端和輸出終端,系數(shù)乘法器的上述輸入終端均連到上述移位寄存器的各自的數(shù)據(jù)輸出終端上,移位寄存器的每個系數(shù)均表示成在某個預定范圍內(nèi)的2的補碼的二進碼的偏移,加法器可提供由上述乘法器輸出終端來的輸出信號,以產(chǎn)生一個求和輸出;同時有一個碼轉換器來接收上述求和輸出,以將同一信號轉換為自然二進碼或2的補碼二進碼。
從下面的詳細介紹及與此有關的附圖可以很清楚地看出本發(fā)明的上述目的、其他目的、特點及優(yōu)點。
圖1表示按照本發(fā)明的具體裝置得到的波形整形裝置的基本結構的線路方塊圖。
圖2是表示數(shù)據(jù)傳輸一接收系統(tǒng)的電路方塊圖,在該系統(tǒng)中,最佳地利用了圖1中的波形整形裝置。
圖3A至圖3F分別表示解釋本發(fā)明的工作情況的方塊圖。
圖4是表示以系數(shù)乘法器作為例子的電路連接圖,根據(jù)本發(fā)明利用的波形整形裝置中就使用該系數(shù)乘法器。
圖5是解釋本發(fā)明中的參考用編碼表。
圖6是圖2系統(tǒng)中所用的D/A(數(shù)字-模擬)轉換器的輸出波形的波形圖。
圖7、8和9分別表示在解釋本發(fā)明時所作的參考用的編碼表。
圖10是以碼轉換器作為例子的電路連接圖,根據(jù)本發(fā)明得到的波形整形裝置中就有這種碼轉換器。
按照圖1所表示的本發(fā)明的具體裝置得到一種波形整形裝置,一般它包括一個移位寄存器1和一個系數(shù)乘法器2,系數(shù)乘法器由單元21至24組成,它們中的每個單元均由系數(shù)產(chǎn)生器和乘法器構成,而且號數(shù)與移位寄存器1的每一位對應。系數(shù)乘法器2可以在由移位寄存器1來的輸入數(shù)據(jù)“1”或送到移位寄存器1的輸入數(shù)據(jù)“1”上,實現(xiàn)正值加權或負值加權。圖1所示的波形整形裝置還包括一個加法器3,由加法器3實現(xiàn)2的補碼二進碼與二進碼的偏移值相加,然后就可確定如何盡可能有效地利用所給定的字長,這將在下面介紹。由二進制碼轉換器4將加法器3來的存數(shù)或數(shù)據(jù)進行轉換,例如,將其轉換為自然二進碼或2的補碼二進碼。最后,在圖1中,還示出一個數(shù)據(jù)輸入終端5,通過它將輸入數(shù)據(jù)送到移位寄存器1內(nèi),還有一個鐘脈沖輸入終端6,通過它將鐘脈沖送到移位寄存器1,最后還有一個輸出終端7,通過它得到二進制碼轉換器4的輸出。在本專利所介紹的具體裝置中,向鐘脈沖輸入端6送的鐘脈沖的數(shù)據(jù)率或頻率是向輸入端5所送的輸入數(shù)據(jù)的數(shù)據(jù)率或頻率的二倍。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于索尼株式會社,未經(jīng)索尼株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/85106498/2.html,轉載請聲明來源鉆瓜專利網(wǎng)。





