[發明專利]像素電路及其控制方法、顯示裝置在審
| 申請號: | 202211149494.0 | 申請日: | 2022-09-21 |
| 公開(公告)號: | CN115527483A | 公開(公告)日: | 2022-12-27 |
| 發明(設計)人: | 蔣偉信;趙爽;康皓煒;王曉靜;王強;胡乃威;蘭博驍 | 申請(專利權)人: | 北京奕斯偉計算技術股份有限公司 |
| 主分類號: | G09G3/32 | 分類號: | G09G3/32;G09G3/3233 |
| 代理公司: | 北京成創同維知識產權代理有限公司 11449 | 代理人: | 蔡純;岳丹丹 |
| 地址: | 100176 北京市大興區北京經*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 像素 電路 及其 控制 方法 顯示裝置 | ||
1.一種像素電路,其中,包括:
發光元件;
數據讀取模塊,根據發光控制信號控制是否產生驅動電流,以及根據灰階電壓和掃描信號控制驅動電流的大小;
模式控制模塊,根據所述灰階電壓與設定電壓,選擇將所述發光控制信號和脈寬調制信號中的一個輸出以作為模式控制信號;
數據寫入模塊,根據所述發光控制信號接收所述驅動電流,以及根據所述模式控制信號控制所述驅動電流的輸出方式,
其中,當所述灰階電壓大于所述設定電壓時,所述模式控制信號為所述發光控制信號,所述數據寫入模塊持續向所述發光元件輸出所述驅動電流;當所述灰階電壓小于所述設定電壓時,所述模式控制信號為所述脈寬調制信號,所述數據寫入模塊采用脈沖方式向所述發光元件輸出所述驅動電流。
2.根據權利要求1所述的像素電路,其中,所述模式控制模塊包括:
第一比較器,第一輸入端接收所述灰階電壓,第二輸入端接收所述設定電壓,輸出端輸出第一模式信號;
反相器,輸入端與所述第一比較器的輸出端連接,輸出端輸出第二模式信號;
第一晶體管,在所述第一模式信號為有效電平狀態時導通以輸出所述脈沖控制信號;以及
第二晶體管,在所述第二模式信號為有效電平狀態時導通以輸出所述發光控制信號,
其中,所述第一晶體管和所述第二晶體管均為PMOS晶體管,或者NMOS晶體管。
3.根據權利要求1所述的像素電路,其中,所述數據讀取模塊包括:
存儲電容,連接在供電電壓和第一節點之間;
第三晶體管,控制端接收所述掃描信號,第一端接收所述灰階電壓;
第四晶體管,控制端與所述第一節點連接,第一端與所述第三晶體管的第二端連接;
第五晶體管,控制端接收所述掃描信號,第一端與所述第四晶體管的第二端連接并提供所述驅動電流,第二端與所述第一節點連接;以及
第六晶體管,控制端接收所述發光控制信號,第一端接收所述供電電壓,第二端與所述第四晶體管的第一端連接。
4.根據權利要求1所述的像素電路,其中,所述數據寫入模塊包括:
第七晶體管,控制端接收所述發光控制信號,第一端接收所述驅動電流;以及
第八晶體管,控制端接收所述模式控制信號,第一端與所述第七晶體管的第二端連接,第二端與所述發光元件連接。
5.根據權利要求3所述的像素電路,其中,還包括:
復位模塊,用于在所述數據讀取模塊提供所述驅動電流之前對所述存儲電容和所述發光元件復位。
6.根據權利要求5所述的像素電路,其中,所述復位模塊包括:
第九晶體管,控制端接收復位信號,第一端與所述第一節點連接,第二端接收參考負電壓;以及
第十晶體管,控制端接收復位信號,第一端接收參考負電壓,第二端與所述發光元件連接。
7.根據權利要求1所述的像素電路,其中,所述模式控制模塊包括:
第二比較器,第一輸入端接收所述灰階電壓,第二輸入端接收所述設定電壓,輸出端輸出第三模式信號;
第十一晶體管,在所述第三模式信號為有效電平狀態時導通以輸出所述發光控制信號;以及
第十二晶體管,在所述第三模式信號為無效電平狀態時導通以輸出所述脈沖控制信號,
其中,所述第十一晶體管和所述第十二晶體管為PMOS晶體管和NMOS晶體管,或者為NMOS晶體管和PMOS晶體管。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京奕斯偉計算技術股份有限公司,未經北京奕斯偉計算技術股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202211149494.0/1.html,轉載請聲明來源鉆瓜專利網。





