[發(fā)明專利]存儲器及存儲器的操作方法在審
| 申請?zhí)枺?/td> | 202211124337.4 | 申請日: | 2022-09-15 |
| 公開(公告)號: | CN115424649A | 公開(公告)日: | 2022-12-02 |
| 發(fā)明(設(shè)計(jì))人: | 冀康靈 | 申請(專利權(quán))人: | 長鑫存儲技術(shù)有限公司 |
| 主分類號: | G11C16/26 | 分類號: | G11C16/26;G11C16/04 |
| 代理公司: | 北京派特恩知識產(chǎn)權(quán)代理有限公司 11270 | 代理人: | 張競存;徐川 |
| 地址: | 230601 安徽省合肥市*** | 國省代碼: | 安徽;34 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 存儲器 操作方法 | ||
本公開實(shí)施例公開了一種存儲器及其操作方法。存儲器包括:存儲單元陣列;第一列解碼器,耦接所述存儲單元陣列,被配置為對所述存儲單元陣列執(zhí)行寫操作;第二列解碼器,耦接所述存儲單元陣列,被配置為對所述存儲單元陣列執(zhí)行讀操作;讀出放大器,與所述第二列解碼器位于所述存儲單元陣列相對的兩側(cè),耦接所述存儲單元陣列,被配置為接收所述存儲單元陣列基于所述讀操作輸出的讀出數(shù)據(jù)信息;其中,所述讀出放大器、所述第一列解碼器、所述存儲單元陣列以及所述第二列解碼器在第一方向上排布,且所述第一列解碼器與所述第二列解碼器位于所述存儲單元陣列相對的兩側(cè)。
技術(shù)領(lǐng)域
本公開涉及半導(dǎo)體技術(shù)領(lǐng)域,特別涉及一種存儲器及存儲器的操作方法。
背景技術(shù)
動態(tài)隨機(jī)存儲器(Dynamic Random Access Memory,DRAM)包括陣列排布的存儲單元,每個(gè)存儲單元包括一個(gè)晶體管和一個(gè)電容器。動態(tài)隨機(jī)存儲器廣泛用于諸如移動設(shè)備、計(jì)算機(jī)等電子設(shè)備中,隨著制造工藝技術(shù)的發(fā)展,動態(tài)隨機(jī)存儲器的容量逐漸增加。但是在存儲器的操作過程中,存在讀取錯(cuò)誤的問題。因此,如何提高存儲器的讀取精度成為目前亟需解決的問題。
發(fā)明內(nèi)容
根據(jù)本公開實(shí)施例的第一方面,提供一種存儲器,包括:
存儲單元陣列;
第一列解碼器,耦接所述存儲單元陣列,被配置為對所述存儲單元陣列執(zhí)行寫操作;
第二列解碼器,耦接所述存儲單元陣列,被配置為對所述存儲單元陣列執(zhí)行讀操作;
讀出放大器,與所述第二列解碼器位于所述存儲單元陣列相對的兩側(cè),耦接所述存儲單元陣列,被配置為接收所述存儲單元陣列基于所述讀操作輸出的讀出數(shù)據(jù)信息;
其中,所述讀出放大器、所述第一列解碼器、所述存儲單元陣列以及所述第二列解碼器在第一方向上排布,且所述第一列解碼器與所述第二列解碼器位于所述存儲單元陣列相對的兩側(cè)。
在一些實(shí)施例中,所述存儲器還包括:
命令解碼器,耦接所述第一列解碼器,被配置為根據(jù)接收的寫操作命令控制所述第一列解碼器執(zhí)行所述寫操作;
所述命令解碼器,耦接所述第二列解碼器,還被配置為根據(jù)接收的讀操作命令控制所述第二列解碼器執(zhí)行所述讀操作。
在一些實(shí)施例中,所述存儲器還包括:第一列選擇線和第二列選擇線;
所述第一列選擇線,耦接所述第一列解碼器和所述存儲單元陣列,用于在所述第一方向上向所述存儲單元陣列傳輸?shù)谝涣羞x擇信號;其中,所述第一列選擇信號用于選擇所述存儲單元陣列中的存儲單元列進(jìn)行所述寫操作;
所述第二列選擇線,耦接所述第二列解碼器和所述存儲單元陣列,用于在與所述第一方向相反的第二方向上向所述存儲單元陣列傳輸?shù)诙羞x擇信號;其中,所述第二列選擇信號用于選擇所述存儲單元陣列中的存儲單元列進(jìn)行所述讀操作。
在一些實(shí)施例中,所述存儲單元陣列包括位于同一列的第一目標(biāo)存儲單元和第二目標(biāo)存儲單元,所述第一目標(biāo)存儲單元相對于所述第二目標(biāo)存儲單元更靠近所述第二列解碼器;
所述第二列解碼器,被配置為發(fā)送第二列選擇信號,以選擇所述第一目標(biāo)存儲單元和所述第二目標(biāo)存儲單元執(zhí)行讀操作;
所述第一目標(biāo)存儲單元,被配置為在第一讀周期內(nèi),根據(jù)所述第二列選擇信號輸出第一讀取數(shù)據(jù)至所述讀出放大器;
所述讀出放大器,還被配置為自所述第二列解碼器發(fā)出所述第二列選擇信號起,間隔第一讀取時(shí)間接收到所述第一讀取數(shù)據(jù);
所述第二目標(biāo)存儲單元,被配置為在第二讀周期內(nèi),根據(jù)所述第二列選擇信號輸出第二讀取數(shù)據(jù)至所述讀出放大器;
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于長鑫存儲技術(shù)有限公司,未經(jīng)長鑫存儲技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202211124337.4/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





