[發明專利]用于顯示裝置的像素電路在審
| 申請號: | 202210778472.4 | 申請日: | 2022-06-30 |
| 公開(公告)號: | CN115700868A | 公開(公告)日: | 2023-02-07 |
| 發明(設計)人: | 奧利弗·詹姆斯·比爾德;田中耕平 | 申請(專利權)人: | 夏普顯示科技株式會社 |
| 主分類號: | G09G3/3233 | 分類號: | G09G3/3233 |
| 代理公司: | 深圳市賽恩倍吉知識產權代理有限公司 44334 | 代理人: | 葉乙梅 |
| 地址: | 日本國三重縣*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 顯示裝置 像素 電路 | ||
1.一種用于顯示裝置的像素電路,其特征在于,所述像素電路包括:
驅動晶體管,其包括柵極端子、第一端子和第二端子,所述驅動晶體管被配置為根據施加到所述驅動晶體管的所述柵極端子的電壓輸入來控制從第一電源到發光器件的電流量,所述發光器件包括電連接至所述驅動晶體管的所述第二端子的第一端子和電連接至第二電源的第二端子;
存儲電容器,其包括連接至所述驅動晶體管的所述柵極端子的第一極板以及連接至第一節點的第二極板;
第一晶體管,其包括連接至所述第一電源的第一端子以及連接至所述驅動晶體管的所述第一端子的第二端子;
第二晶體管,其包括連接至所述驅動晶體管的所述第一端子的第一端子以及連接至所述驅動晶體管的所述柵極端子的第二端子;
第三晶體管,其包括連接至所述第一節點的第一端子以及連接至數據電壓輸入線的第二端子;
第四晶體管,其包括連接至所述驅動晶體管的所述第二端的第一端以及連接至預設電壓輸入線的第二端;以及
第五晶體管,其包括連接至所述第一節點的第一端子以及連接至所述驅動晶體管的所述第二端子的第二端子。
2.根據權利要求1所述的像素電路,其特征在于,進一步包括第二存儲電容器,所述第二存儲電容器包括連接至所述驅動晶體管的所述柵極端子的第一極板、以及連接至所述驅動晶體管的所述第二端子的第二極板。
3.根據權利要求1所述的像素電路,其特征在于,進一步包括第六晶體管,所述第六晶體管包括連接至所述驅動晶體管的所述第二端子的第一端子、以及連接至所述第四晶體管的所述第一端子、所述第五晶體管的所述第二端子以及所述發光器件的所述第一端子的第二端子。
4.根據權利要求1所述的像素電路,其特征在于,進一步包括第六晶體管,所述第六晶體管包括連接至所述驅動晶體管的所述第一端子的第一端子、以及連接至所述第一晶體管的所述第二端子和所述第二晶體管的所述第一端子的第二端子。
5.根據權利要求1所述的像素電路,其特征在于,進一步包括穩定電容器,所述穩定電容器包括連接至所述第二晶體管的所述第一端子的第一極板以及連接至穩定電壓輸入線的第二極板。
6.根據權利要求1所述的像素電路,其特征在于,進一步包括參考晶體管,所述參考晶體管包括連接至所述驅動晶體管的所述第二端子的第一端子以及連接至參考電壓輸入線的第二端子。
7.根據權利要求1所述的像素電路,其特征在于,進一步包括分離晶體管,所述分離晶體管包括連接至所述第四晶體管的所述第一端子和所述第五晶體管的所述第二端子的第一端子、以及連接至所述發光器件的所述第一端子的第二端子,其中,在截止狀態中,所述分離晶體管將所述發光器件與所述像素電路的剩余部分隔離。
8.根據權利要求1所述的像素電路,其特征在于,所述驅動晶體管、所述第一晶體管、所述第二晶體管、所述第三晶體管、所述第四晶體管和所述第五晶體管包括n型晶體管。
9.根據權利要求1所述的像素電路,其特征在于,所述驅動晶體管、所述第一晶體管、所述第二晶體管、所述第三晶體管、所述第四晶體管或所述第五晶體管中的至少一個包括氧化銦鎵鋅晶體管。
10.根據權利要求1所述的像素電路,其特征在于,所述發光器件包括有機發光二極管、微型發光二極管或量子點LED中的一個。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于夏普顯示科技株式會社,未經夏普顯示科技株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202210778472.4/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:層疊器件晶片的形成方法
- 下一篇:顯示裝置





