[發(fā)明專利]并行總線中繼方法、系統(tǒng)、裝置、存儲介質(zhì)及電子設(shè)備在審
| 申請?zhí)枺?/td> | 202210657493.0 | 申請日: | 2022-06-10 |
| 公開(公告)號: | CN114996194A | 公開(公告)日: | 2022-09-02 |
| 發(fā)明(設(shè)計)人: | 莊永昌 | 申請(專利權(quán))人: | 中國電信股份有限公司 |
| 主分類號: | G06F13/42 | 分類號: | G06F13/42;G06F13/38;H03M13/13 |
| 代理公司: | 北京律智知識產(chǎn)權(quán)代理有限公司 11438 | 代理人: | 王輝 |
| 地址: | 100033 *** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 并行 總線 中繼 方法 系統(tǒng) 裝置 存儲 介質(zhì) 電子設(shè)備 | ||
本公開提供了一種并行總線中繼方法、系統(tǒng)、裝置、存儲介質(zhì)及電子設(shè)備,涉及移動網(wǎng)絡(luò)技術(shù)領(lǐng)域。該方法包括:將發(fā)送端總線輸出的多個源信息比特序列編排成多個長度相同的第一待編碼子段;對第一待編碼子段進(jìn)行第一子段變換處理,得到第二待編碼子段;通過多個子段編碼器分別對多個第二待編碼子段進(jìn)行并行編碼,分別生成多個編碼子段;調(diào)制多個編碼子段生成已調(diào)信號,將已調(diào)信號通過網(wǎng)絡(luò)傳輸至接收端總線。本公開實(shí)施例利用并行信道編譯碼方法的超短時延特點(diǎn),結(jié)合高階調(diào)制解調(diào)方法,實(shí)現(xiàn)全程并行處理的超短時延和高速率傳輸。
技術(shù)領(lǐng)域
本公開涉及移動網(wǎng)絡(luò)技術(shù)領(lǐng)域,尤其涉及一種并行總線中繼方法、系統(tǒng)、裝置、存儲介質(zhì)及電子設(shè)備。
背景技術(shù)
現(xiàn)有技術(shù)中工業(yè)計算機(jī)互聯(lián)主要采用以下方式:局域網(wǎng)、超寬帶無線局域網(wǎng)、總線導(dǎo)線。
局域網(wǎng):通過計算機(jī)網(wǎng)卡將PCI-E(Peripheral Component Interconnect-Express,外部設(shè)備互聯(lián))高速串行比特或PCI(Peripheral Component Interconnect,高速外部設(shè)備互聯(lián))并行比特進(jìn)行并/串變換,經(jīng)過局域網(wǎng)發(fā)送給另一臺計算機(jī)網(wǎng)卡,再經(jīng)過串/并變換為PCI數(shù)據(jù)。傳輸距離可長可短,但采用競爭接入局域網(wǎng)導(dǎo)致接入時延長且不穩(wěn)定,經(jīng)串/并和并/串變換處理時間長,采用局域網(wǎng)的共享傳輸帶寬導(dǎo)致傳輸速率低。
超寬帶無線局域網(wǎng):通過計算機(jī)網(wǎng)卡將PCI-E高速串行比特或PCI并行比特進(jìn)行并/串變換,經(jīng)過超寬帶無線局域網(wǎng)發(fā)送給另一臺計算機(jī)網(wǎng)卡,再經(jīng)過串/并變換為PCI數(shù)據(jù)。采用競爭接入導(dǎo)致接入時延長且不穩(wěn)定,經(jīng)串/并和并/串變換處理時間長,且無法兼顧傳輸速率和傳輸距離。
總線導(dǎo)線直連:通過計算機(jī)網(wǎng)卡將PCI-E高速串行比特或PCI并行比特進(jìn)行并/串變換,然后通過帶狀線與另一計算機(jī)網(wǎng)卡直連。無額外設(shè)備因而傳輸時延短,且傳輸速率和數(shù)據(jù)總線等速,傳輸距離短。
上述三種技術(shù)無法兼顧傳輸速率、傳輸距離和傳輸時延的性能要求。
需要說明的是,在上述背景技術(shù)部分公開的信息僅用于加強(qiáng)對本公開的背景的理解,因此可以包括不構(gòu)成對本領(lǐng)域普通技術(shù)人員已知的現(xiàn)有技術(shù)的信息。
發(fā)明內(nèi)容
本公開提供一種并行總線中繼方法、系統(tǒng)、裝置、存儲介質(zhì)及電子設(shè)備,至少在一定程度上克服相關(guān)技術(shù)中傳輸效率低的問題。
本公開的其他特性和優(yōu)點(diǎn)將通過下面的詳細(xì)描述變得顯然,或部分地通過本公開的實(shí)踐而習(xí)得。
根據(jù)本公開的一個方面,提供了一種并行總線中繼方法,包括:
將發(fā)送端總線輸出的多個源信息比特序列編排成多個長度相同的第一待編碼子段;
對所述第一待編碼子段進(jìn)行第一子段變換處理,得到第二待編碼子段;
通過多個子段編碼器分別對多個所述第二待編碼子段進(jìn)行并行編碼,分別生成多個編碼子段;
調(diào)制多個所述編碼子段生成已調(diào)信號,將所述已調(diào)信號通過網(wǎng)絡(luò)傳輸至接收端總線。
在本公開的一個實(shí)施例中,還包括:
當(dāng)所述第一待編碼子段包括校驗(yàn)碼信息時,對第二待編碼子段進(jìn)行校驗(yàn)碼生成運(yùn)算,得到帶校驗(yàn)碼的第二待編碼子段。
在本公開的一個實(shí)施例中,所述通過多個子段編碼器分別對多個所述第二待編碼子段進(jìn)行并行編碼,分別生成多個編碼子段包括:
多個所述子段編碼器分別對多個所述第二待編碼子段進(jìn)行并行極化碼編碼,分別生成多個極化碼編碼子段,其中,所述子段編碼器為子段極化碼編碼器。
在本公開的一個實(shí)施例中,所述調(diào)制多個所述編碼子段生成已調(diào)信號,將所述已調(diào)信號通過網(wǎng)絡(luò)傳輸至接收端總線包括:
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中國電信股份有限公司,未經(jīng)中國電信股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202210657493.0/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 內(nèi)部總線系統(tǒng)
- 一種應(yīng)用于實(shí)時數(shù)據(jù)處理的多級總線系統(tǒng)
- 協(xié)議轉(zhuǎn)換裝置
- 基于FPGA的PCI總線控制器及控制方法
- 總線監(jiān)控系統(tǒng)、方法及裝置
- 總線電路以及智能貨架系統(tǒng)
- 用于控制串行數(shù)據(jù)總線系統(tǒng)的方法及總線節(jié)點(diǎn)
- 用于在串行數(shù)據(jù)總線系統(tǒng)中分配地址的方法及總線節(jié)點(diǎn)
- 驗(yàn)證先前分配給總線節(jié)點(diǎn)的地址的正確性的方法
- 用于初始化差分雙線數(shù)據(jù)總線的方法及傳送數(shù)據(jù)的方法
- 一種混合中繼方法及其中繼站
- 用于實(shí)現(xiàn)中繼的基站、中繼站、移動終端及相應(yīng)方法
- 中繼通信方法、設(shè)備及中繼通信系統(tǒng)
- 一種無線中繼組網(wǎng)系統(tǒng)及方法
- 一種基于節(jié)點(diǎn)類型和位置的協(xié)同通信系統(tǒng)中繼選擇方法
- UE到網(wǎng)絡(luò)中繼發(fā)起和配置
- 一種中繼發(fā)現(xiàn)及中繼轉(zhuǎn)發(fā)方法、設(shè)備和存儲介質(zhì)
- 一種中繼鏡模塊
- 一種中繼鏡模塊
- 幀中繼節(jié)點(diǎn)具有受控超預(yù)訂帶寬中繼線的幀中繼網(wǎng)絡(luò)





