[發明專利]偏置電路在審
| 申請號: | 202210459974.0 | 申請日: | 2022-04-28 |
| 公開(公告)號: | CN114826170A | 公開(公告)日: | 2022-07-29 |
| 發明(設計)人: | 饒雪琴;陳爐星;李鋮;方建;賴曉蕾;倪建興 | 申請(專利權)人: | 銳石創芯(深圳)科技股份有限公司 |
| 主分類號: | H03F1/32 | 分類號: | H03F1/32;H03F1/52;H03F3/195;H03F3/213 |
| 代理公司: | 深圳眾鼎匯成知識產權代理有限公司 44566 | 代理人: | 朱業剛 |
| 地址: | 518000 廣東省深圳市福田區梅林街*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 偏置 電路 | ||
1.一種偏置電路,其特征在于,包括偏置電源端、第一偏置晶體管和保護電路;
所述第一偏置晶體管的第一節點耦合至所述偏置電源端,被配置為接收所述偏置電源端輸出的第一偏置信號,所述第一偏置晶體管的第二節點,被配置為輸出第二偏置信號至功率放大器,所述第一偏置晶體管的第三節點耦合至第一供電電源端;
所述保護電路,與所述偏置電源端相連,被配置為阻隔交流信號流向至所述偏置電源端中。
2.如權利要求1所述的偏置電路,其特征在于,所述保護電路包括第一電容;所述第一電容的第一端與所述偏置電源端相連,所述第一電容的第二端接地。
3.如權利要求1所述的偏置電路,其特征在于,所述保護電路包括第一電感和第一電容,所述第一電感的第一端與所述偏置電源端相連,所述第一電感的第二端耦合至所述第一偏置晶體管的第一節點,所述第一電容的第一端與所述偏置電源端相連,所述第一電容的第二端接地。
4.如權利要求1所述的偏置電路,其特征在于,所述保護電路包括第一電感;所第一電感的第一端與所述偏置電源端相連,所述第一電感的第二端耦合至所述第一偏置晶體管的第一節點。
5.如權利要求2所述的偏置電路,其特征在于,所述保護電路還包括第一電阻;所述第一電阻的第一端與所述偏置電源端相連,所述第一電阻的第二端耦合至所述第一偏置晶體管的第一節點。
6.如權利要求3或4所述的偏置電路,其特征在于,所述保護電路還包括第一電阻,所述第一電阻與所述第一電感串聯或并聯。
7.如權利要求1所述的偏置電路,其特征在于,所述偏置電路還包括第二偏置晶體管,所述第二偏置晶體管的第一節點耦合至所述偏置電源端,被配置為接收所述偏置電源端輸出的所述第一偏置信號,所述第二偏置晶體管的第二節點,被配置為輸出第三偏置信號至所述功率放大器,所述第二偏置晶體管的第三節點耦合至第二供電電源端。
8.如權利要求1所述的偏置電路,其特征在于,所述偏置電路還包括分壓電路;
所述分壓電路的第一端與所述第一偏置晶體管的第一節點和所述保護電路相連,所述分壓電路的第二端接地。
9.如權利要求1所述的偏置電路,其特征在于,所述偏置電源端,被配置為與第一芯片相連;所述第一芯片包括偏置信號源,所述偏置信號源被配置為輸出所述第一偏置信號至所述偏置電源端。
10.如權利要求9所述的偏置電路,其特征在于,所述保護電路集成在所述第一芯片,其中,所述第一芯片為CMOS芯片。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于銳石創芯(深圳)科技股份有限公司,未經銳石創芯(深圳)科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202210459974.0/1.html,轉載請聲明來源鉆瓜專利網。





