[發(fā)明專利]一種芯片新版本電路的生成方法、設備和存儲介質(zhì)有效
| 申請?zhí)枺?/td> | 202210371333.X | 申請日: | 2022-04-11 |
| 公開(公告)號: | CN114444419B | 公開(公告)日: | 2022-12-13 |
| 發(fā)明(設計)人: | 魏星;刁屹;林德基 | 申請(專利權(quán))人: | 奇捷科技(深圳)有限公司 |
| 主分類號: | G06F30/327 | 分類號: | G06F30/327;G06F30/333 |
| 代理公司: | 深圳漢林匯融知識產(chǎn)權(quán)代理事務所(普通合伙) 44850 | 代理人: | 王淼 |
| 地址: | 518000 廣東省深圳市福田區(qū)福保*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 芯片 新版本 電路 生成 方法 設備 存儲 介質(zhì) | ||
本申請適用于計算機技術領域,提供一種芯片新版本電路的生成方法、設備和存儲介質(zhì)。一種芯片新版本電路的生成方法,包括:獲取芯片的初始版本電路的寄存器傳輸級信息以及所述芯片的目標版本電路的寄存器傳輸級信息;根據(jù)所述芯片的初始版本電路的寄存器傳輸級信息與所述芯片的目標版本電路的寄存器傳輸級信息,確定物理補丁數(shù)據(jù),所述物理補丁數(shù)據(jù)為描述所述初始版本電路與所述目標版本電路之間物理級別差異的信息;根據(jù)所述物理補丁數(shù)據(jù)以及所述初始版本電路的寄存器傳輸級信息,確定臨時網(wǎng)表;根據(jù)所述臨時網(wǎng)表,確定所述芯片的目標版本電路。通過自動化實現(xiàn)這一流程,提高修改準確率的同時大幅減少人力以及時間成本,節(jié)約時間與資金。
技術領域
本申請屬于計算機技術領域,尤其涉及一種芯片新版本電路的生成方法、設備和存儲介質(zhì)。
背景技術
芯片已經(jīng)成為現(xiàn)代電子設備、尤其是具備計算機功能的電子設備的核心部件,具有無可撼動的絕對核心地位。而在芯片的發(fā)展過程中,設計規(guī)模的擴大與支撐的縮小則是發(fā)展浪潮的大趨勢。
在對芯片的設計版本進行更新時,傳統(tǒng)方案是是直接人工制作一個新的迭代版本,確定迭代后芯片的參數(shù)規(guī)格以及寄存器傳輸級代碼(RTL),并以之為基礎重新進行傳統(tǒng)的設計流程:邏輯綜合(logic Synthesis),生成測試電路(DFT),布局布線(placement routing),時序優(yōu)化(Timing Closure),最后進行流片(Tape out)。
但人工重新進行芯片版本更新的流程需要技術團隊花費幾天到幾個月不等的時間完成,即會耗費較多的人力資源以及時間成本,容易導致芯片的版本升級延期。
發(fā)明內(nèi)容
本申請實施例的目的在于提供一種芯片新版本電路的生成方法,旨在解決在芯片升級過程中以人工重新進行邏輯綜合和生成測試電路的流程會耗費較多的人力資源以及時間成本的問題。
本申請實施例是這樣實現(xiàn)的,一種芯片新版本電路的生成方法,所述方法包括:
獲取芯片的初始版本電路的寄存器傳輸級信息以及所述芯片的目標版本電路的寄存器傳輸級信息;
根據(jù)所述芯片的初始版本電路的寄存器傳輸級信息與所述芯片的目標版本電路的寄存器傳輸級信息,確定物理補丁數(shù)據(jù),所述物理補丁數(shù)據(jù)為描述所述初始版本電路與所述目標版本電路之間物理級別差異的信息;
根據(jù)所述物理補丁數(shù)據(jù)以及所述初始版本電路的寄存器傳輸級信息,確定臨時網(wǎng)表;
根據(jù)所述臨時網(wǎng)表,確定所述芯片的目標版本電路。
本申請實施例的另一目的在于一種計算機設備,包括存儲器和處理器,所述存儲器中存儲有計算機程序,所述計算機程序被所述處理器執(zhí)行時,使得所述處理器執(zhí)行前述實施例中所述的芯片新版本電路的生成方法的步驟。
本申請實施例的另一目的在于一種計算機可讀存儲介質(zhì),所述計算機可讀存儲介質(zhì)上存儲有計算機程序,所述計算機程序被處理器執(zhí)行時,使得所述處理器執(zhí)行前述實施例中所述的芯片新版本電路的生成方法的步驟。
本申請實施例提供的一種芯片新版本電路的生成方法,利用初始版本與目標版本電路間存在的差異直接對初始版本電路進行邏輯綜合并植入測試電路以直接得到目標版本電路,通過軟件自動化實現(xiàn)這一流程,提高修改準確率的同時大幅減少更新的人力成本以及時間成本,節(jié)約時間與資金。
附圖說明
圖1為本申請實施例提供的一種芯片新版本電路的生成方法的流程圖;
圖2為本申請實施例提供的一種芯片新版本電路的生成方法中步驟S104的子步驟流程圖;
圖3為本申請實施例提供的一種芯片新版本電路的生成方法中步驟S204的子步驟流程圖;
圖4為本申請實施例提供的一種芯片新版本電路的生成方法中步驟S306的子步驟流程圖;
該專利技術資料僅供研究查看技術是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于奇捷科技(深圳)有限公司,未經(jīng)奇捷科技(深圳)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202210371333.X/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種超聲精密零部件加工用機械手
- 下一篇:負極極片及二次電池





